基于FPGA的一类纠错码研究及设计  

The Implementation of a Kind of Correct Code Based on FPGA

在线阅读下载全文

作  者:张培[1] 汪一鸣[1] 

机构地区:[1]苏州大学电子信息学院

出  处:《苏州市职业大学学报》2008年第2期65-67,共3页Journal of Suzhou Vocational University

基  金:国家自然科学基金资助项目(60572075)

摘  要:采用现场可编程门阵列FPGA技术实现数字信号处理,可以很好地解决并行性、可配置性和速度问题。循环码是线性分组纠错码的一个子集,它具有防止突发错误的保护功能。提出了采用硬件描述语言进行设计输入的优点,给出了基于FPGA的一种系统循环码、编码器、译码器,以及m序列发生器的实现办法。The implementation of digital signal processing by using Field Programmable Gate Array(FPGA) can solve problems including parallel architecture, configurationality and speed. Cyclical code is a kind of liner block correct codes, which can prevent random errors. By using VHDL as the inputted language, the paper gives the implementation of the coder, decoder of a cyclical code and a msequence generator based on FPGA.

关 键 词:现场可编程门阵列 循环码 编码器 译码器 M序列 

分 类 号:TN929.5[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象