A PVT Tolerant Sub-mA PLL for High Speed Links  被引量:2

一个用于高速信号传输的对PVT变化不敏感的低功耗锁相环(英文)

在线阅读下载全文

作  者:杨祎[1] 杨丽琼[1] 张锋[1] 高茁[1] 黄令仪[1] 胡伟武[1] 

机构地区:[1]中国科学院计算技术研究所微处理器技术研究中心

出  处:《Journal of Semiconductors》2008年第10期1873-1878,共6页半导体学报(英文版)

基  金:国家自然科学基金(批准号:60673146,60703017,60736012);国家高技术研究发展计划(批准号:2007AA01Z114);国家重点基础研究发展计划(批准号:2005CB321600)资助项目~~

摘  要:A sub-mA phase-locked loop fabricated in a 65nm standard digital CMOS process is presented. The impact of process variation is largely removed by a novel open-loop calibration that is performed only during start-up but is opened during normal operation. This method reduces calibration time significantly compared with its closed-loop counterpart. The dual-loop PLL architecture is adopted to achieve a process-independent damping factor and pole-zero separation. A new phase frequency detector embedded with a level shifter is introduced. Careful power partitioning is explored to minimize the noise coupling. The proposed PLL achieves 3. lps RMS jitter running at 1.6GHz while consuming only 0.94mA.介绍了一个用于高速信号传输的低功耗锁相环.提出了一种新的开环校准方法.该校准通过上电时候进行的开环数字校准很大程度上减轻了工艺变化对电路的影响,相比以前的闭环校准方法,该方法可以显著缩短校准时间.在这个锁相环中采用了双环路的结构来获得对工艺、温度和环境变化不敏感的环路参数:例如衰减因子、相位裕度等.还设计了一种新的鉴频鉴相器,它内嵌了电平转换的功能,简化了电路.该PLL的设计通过小心的供电网络划分来降低电源噪声的耦合.设计的锁相环路在输出为1.6GHz的时候均方根抖动为3.1ps,而仅消耗约为1mA的电流.

关 键 词:PLL PVT variation JITTER 

分 类 号:TN911.8[电子电信—通信与信息系统] TN47[电子电信—信息与通信工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象