基于FPGA的图像中值滤波器的硬件实现  被引量:6

Hardware Implementation of Median Filter Based on FPGA

在线阅读下载全文

作  者:李洋波[1] 赵不贿[1] 

机构地区:[1]江苏大学电气学院,江苏镇江212013

出  处:《现代电子技术》2008年第22期99-101,共3页Modern Electronics Technique

摘  要:为了实现图像的实时处理,常采用现场可编程门列阵FPGA对采集的数字图像做预处理,在讨论中值滤波算法原理的基础上,利用VHDL硬件描述语言设计一个中值滤波模块对输入图像进行去噪处理,仿真结果说明该算法满足实时性要求,取得较好的仿真效果,并对中值滤波的改进算法进行了讨论。To realize the real- time image processing, people often uses FPGA to do image preprocessing with collected digital image. On basis of discussing the principle of median filter algorithm, this paper uses VHDL language and designs a module of median filter to remove the impulse in input image and gains a real - time request and good result. At the end of the paper,it discusses the improved realization of the algorithm.

关 键 词:现场可编程门列阵(FPGA) VHDL 图像处理 中值滤波 

分 类 号:TP391[自动化与计算机技术—计算机应用技术]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象