检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]电子科技大学自动化工程学院,成都610054
出 处:《自动化信息》2008年第11期31-33,共3页Automation Information
摘 要:DDR SDRAM,因其拥有较之SDRAM为两倍的数据读、写速率,已经成为存储器的主流,并得到了广泛的应用,尤其在高速、高精度、高存储深度的数据采集系统中。本文在分析了DDR SDRAM工作原理的基础上,预先在FPGA上利用Verilog硬件描述语言设计实现了DDR SDRAM的读、写以及刷新,给出了DDR SDRAM控制器的状态转换图及结构框图,为进一步与微控制器或数字信号处理器的连接创造条件。目前该控制器已经研制完毕,进一步还可以集成到数据采集系统中。DDR SDRAM has become the mainstream memory and has been widely used, especially in the data acquisition system with high-speed, high-precision and high-storage depth for its twice data R/W rate than SDRAM. On the basis of analyzing the working principle of DDR SDRAM, the paper introduces a scheme in which Verilog HDL is used to implement reading, writing and refreshing DDR SDRAM in the FPGA, providing the state transition diagram and structure diagram of the DDR SDRAM Controller and preparing for its future links with micro-controller or digital signal processor. The controller has been implemented and can be integrated into the data acquisition system in the future.
关 键 词:DDR SDRAM FPGA DDR控制器 VERILOG硬件描述语言
分 类 号:TP333[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.80