DDR控制器

作品数:14被引量:14H指数:2
导出分析报告
相关领域:自动化与计算机技术电子电信更多>>
相关作者:栗永强布乃红张永坡韩文俊李世锐更多>>
相关机构:东南大学电子科技大学烽火通信科技股份有限公司中国电子科技集团公司第四十一研究所更多>>
相关期刊:《中国集成电路》《电子技术应用》《微电子学与计算机》《硅谷》更多>>
相关基金:国家高技术研究发展计划国家科技型中小企业技术创新基金国家科技重大专项更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
基于FPGA的DDR控制器自动化测试平台研究
《互联网周刊》2025年第6期38-40,共3页杨树桦 马云辰 刘国斌 陈云 刘陶然 
基于现场可编程门阵列(FP GA)的双倍数据速率(DDR)控制器自动化测试平台,可有效提升DDR控制器的测试效率和质量,为工业互联网应用奠定坚实基础。该平台采用设备层、平台层、应用层的三层架构设计,设备层负责DDR控制器的底层测试与数据采...
关键词:FPGA DDR控制器 自动化测试 工业互联网 
基于RISCV的NoC配置管理单元设计及验证
《单片机与嵌入式系统应用》2023年第3期12-15,19,共5页裴晓芳 仇李琦 张正 
教育部产学合作协同育人项目(202102563011)。
为解决NoC协议芯片内部各个IP的初始化配置功能以及NoC芯片内部状态检测问题,设计芯来ICB总线转接AMBA总线的协议转换桥,基于芯来E203搭建配置管理单元与NoC芯片不同IP进行互连,从而实现NoC芯片的初始化配置以及管理工作,并从模块级、...
关键词:E203内核 DBI总线 PCIe控制器 DDR控制器 跨时钟域设计 
一种基于脚本语言的DDR控制器的验证方法
《集成电路应用》2018年第6期21-22,共2页罗军 郭涛 张修钦 王玉冰 
国家科技重大专项"核高基"国家高技术发展计划课题项目
DDR存储器是目前存储器市场的主流存储器,大量的嵌入式系统或手持设备也纷纷采用DDR内存来提高性能与降低成本,随着越来越多的SoC系统芯片中集成DDR接口模块,对于DDR控制器的验证工作显得越来越重要。针对现有DDR控制器验证技术中存在...
关键词:集成电路设计 DDR控制器 脚本语言 验证方法 
一种应用于SOC的DDR控制器的设计被引量:1
《中国集成电路》2016年第12期23-25,74,共4页周友宏 韩琼磊 
本文介绍了一种应用于SOC中的DDR控制器的设计。该DDR控制器支持DFI 3.0标准协议。控制器模块与片上其它逻辑模块之间的通信采用广泛应用于SOC的AHB2配置接口和AXI3数据访问接口标准。控制器与PHY之间的接口采用DFI 3.0接口标准,从而可...
关键词:DDR控制器 AXI 3接口 数据访问接口 配置接口 
基于FPGA的DDR存储器突发读取设计技术被引量:6
《国外电子测量技术》2016年第6期51-54,共4页栗永强 张永坡 布乃红 
针对大规模采集数据读取时间较长的问题,特别是PCI总线接口的微处理器,采用单周期读取方式时,将会严重影响采集数据的实时处理。通过在FPGA中设计PCI接口控制器和DDR控制器,将PCI总线接口协议转换到内部自定义局部总线,采用双端口FIFO...
关键词:DDR存储器 PCI总线 时钟同步 DDR控制器 
用基于CAM的DDR控制器架构实现DDR DRAM效率最大化
《EDN CHINA 电子技术设计》2013年第8期48-49,共2页Luigi Ternullo 
多年来,对芯片外部DDRSDRAM的访问已经成为SoC设计的一个不可分割的部分。当考虑DDR IP时,SoC设计师面临的一个选择是自己做JP还是从第三方IP供应商那里获得授权。
关键词:DDR SDRAM控制器 数据传输效率 FIFO架构 新思科技 
高速数据采集卡DDR控制器的设计与实现被引量:2
《电视技术》2013年第5期64-67,共4页王晓娇 张治中 
国家科技重大专项(2012ZX03001021-004);重庆市成果转化项目(KJzh10204);科技部中小型企业技术创新基金项目(09C26215115488)
针对现有DDR控制器对DDR存储器中数据进行读写管理的不足,设计了一种基于FPGA实现的高速数据采集卡DDR控制器,提出了一种基于多个净荷包组装和转义思想的数据处理方法,以及基于流量均衡的读写控制算法。经测试应用表明,该DDR控制器具有...
关键词:DDR控制器 数据采集 多包组装 转义 读写均衡 
一种高效读写的DDR控制器的研究被引量:1
《硅谷》2011年第3期31-31,12,共2页谢宝宝 唐斌 
在许多对于数据量和带宽要求较高的系统中,DDR是被广泛应用的一种存储器。为了充分发挥DDR容量和速度的优势,主要针对DDR读写的特点,实现一种基于FPGA的高效读写的DDR控制器的设计。该设已在Altera公司的cycloneII系列的EP2C6Q240C8FPG...
关键词:高效读写 DDR控制器 FPGA 
基于XPLD的便携式数字显微镜设计
《电子技术应用》2009年第8期39-42,共4页曾欣 俞诗鲲 
分析了目前市面上常见的数字显微镜设计方案的利弊,提出在嵌入式平台上设计数字显微镜具有成本和性能优势。详细阐述了利用XPLD芯片配合大容量的DDR SDRAM实现数字显微镜的方案。具体分析了设计中通过定制DDR控制器解决大容量存储器和...
关键词:XPLD DDR控制器 高速图像采集 
DDR控制器设计与实现
《自动化信息》2009年第5期35-36,53,共3页陈明浩 王厚军 戴志坚 
DDRSDRAM具有集成度高、密度大、接口带宽高、价格便宜的特点。目前已广泛应用于PC、服务器等产品和嵌入式系统中。本文介绍了基于AlteraCycloneⅡ的DDR控制器设计和CycloneⅡ的接口以及Alter提供的控制器IP核,并讨论了根据自身应用特...
关键词:DDR SDRAM IP核 CYCLONE  
检索报告 对象比较 聚类工具 使用帮助 返回顶部