检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:孙郯[1]
出 处:《信息技术》2008年第12期74-76,118,共4页Information Technology
摘 要:静电放电现象是导致集成电路损坏的一个重要原因,目前绝大多数集成电路中的ESD保护电路都是在硅片上实现的,这将占用一定的硅片面积,提升电路的成本。如果能够在多晶硅层(垂直空间)实现ESD保护器件,就能够节约一定的面积,从而节约成本。介绍了对于在多晶硅上实现的静电保护器件的研究结果。Electrostatic discharge phenomenon is the principal cause of the integrated circuits' damage. At present most of the ESD protection circuits are based on the silicon layer, this will occupy the surface and augment the costs of the circuits. If the ESD protection devices can be produced on the polycrystalline silicon layer (vertical), this will save the surface on silicon and reduce the costs. This paper presents the research results about ESD protection devices on polycrystalline silicon.
分 类 号:TN43[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.145