用于高速ADC的低抖动时钟稳定电路  被引量:2

Low Jitter Clock Stabilizer for High-Speed ADC

在线阅读下载全文

作  者:张红[1,2] 周述涛[2] 张奉江[2] 张正璠[2] 

机构地区:[1]常州信息职业技术学院,江苏常州213164 [2]中国电子科技集团公司第二十四研究所模拟集成电路国家重点实验室,重庆400060

出  处:《半导体技术》2008年第12期1143-1147,共5页Semiconductor Technology

摘  要:介绍了一种用于高速ADC的低抖动时钟稳定电路。这个电路由延迟锁相环(DLL)来实现。这个DLL有两个功能:一是通过把一个时钟沿固定精确延迟半个周期,再与另一个沿组成一个新的时钟来调节时钟占空比到50%左右;二是调节时钟抖动。该电路采用0.35μm CMOS工艺,在Cadence Spectre环境下进行仿真验证,对一个8 bit、250 Msps采样率的ADC,常温下得到的时钟抖动小于0.25 ps rms(典型的均方根)。A low jitter clock stabilizer of a high-speed ADC was described. The circuit was realized by delay-locked loop (DLL). The DLL has two functions: firstly, it can adjust the clock duty cycle to about 50% by delaying the clock edge exactly and stably at half a period, then with another clock edge, a new clock is formed ; secondly, it can adjust the time jitter. The circuit was fabricated in a 0. 35μm COMS process, and it is simulated in the environment of Cadence Spectre. For an ADC whose sampling rate is 250 Msps, the time jitter is lower than 0.25 ps rms (typical root mean square).

关 键 词:高速A/D转换器 延迟锁相环 占空比稳定 时钟抖动 

分 类 号:TN432[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象