JPEG2000位平面编码器的硬件实现  被引量:1

Hardware implementation of JPEG2000 bit-plane coding

在线阅读下载全文

作  者:乔世杰[1] 赛金乾[1] 高勇[1] 王永[1] 闫玉玲[1] 

机构地区:[1]西安理工大学电子工程系,西安710048

出  处:《计算机工程与应用》2009年第24期70-71,76,共3页Computer Engineering and Applications

摘  要:采用三个状态机控制编码操作,并采用局部优化和模板数据缓冲技术,提出了一种简单、灵活的新结构,提高了编码效率,减小了硬件实现的资源消耗,在码块处理上也具有很大灵活性。设计了硬件结构的VerilogHDL模型,进行了仿真和逻辑综合,并用FPGA进行了验证。仿真和综合结果表明,设计的硬件结构是正确的,最高频率可达82MHz,满足设计要求。This paper proposes a new simple and flexible architecture for JPEG2000 bit-plane coding,the architecture contains three state machines to control the coding process.By using local optimization and template technology for data buffering,the coding efficiency is improved.The new architecture has fewer hardware consumption and great flexibility in handling the code block. The Verilog HDL modules of architecture are designed,simulated and synthesized to FPGA,the results show that the architecture designed is correct and the highest frequency of the design is up to 82 MHz.

关 键 词:JPEG2000 位平面编码 VERILOG HDL 

分 类 号:TN919.81[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象