检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:李兆国[1,2] 宋跃[1] 谭爱群[1] 许浩[1,2]
机构地区:[1]东莞理工学院电子工程学院,广东东莞523808 [2]华南理工大学电子工程学院,广东广州510640
出 处:《实验室研究与探索》2009年第11期57-61,83,共6页Research and Exploration In Laboratory
基 金:国家自然科学基金重大项目(10890095);广东省高等教育教学改革项目(BKJGYB2008096)
摘 要:为方便多FPGA系统中主从FPGA之间的命令与数据传输,节省连接的引脚数量,设计了一种基于FPGA的自定义高速串行数据传输模块。对主从串行模块进行了详尽的协议设计,得出了串行传输时序设计图,编写了verilog硬件代码并仿真通过硬件实测在25 MHz工作正常。该设计作为一个IP软核,略作修改后,可以被无缝整合到各种形式的嵌入式系统中。The design of custom high-speed serial peripheral interface based on FPGA was introduced. It could be used in transferring instruction or data among principal and subordinate modules in multiple FPGA system . The detailed communication protocol was designed. The program was written with verilog HDL and simulated successfully. It works stably for 25 MHz in the reality testing. As an IP core, it could be transplanted to various forms of embedded systems after slightly modified.
分 类 号:TP274[自动化与计算机技术—检测技术与自动化装置]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:18.224.33.235