多FPGA系统中自定义高速串行数据接口设计  被引量:3

Design of Custom High-speed Serial Peripheral Interface in Multiple FPGA System

在线阅读下载全文

作  者:李兆国[1,2] 宋跃[1] 谭爱群[1] 许浩[1,2] 

机构地区:[1]东莞理工学院电子工程学院,广东东莞523808 [2]华南理工大学电子工程学院,广东广州510640

出  处:《实验室研究与探索》2009年第11期57-61,83,共6页Research and Exploration In Laboratory

基  金:国家自然科学基金重大项目(10890095);广东省高等教育教学改革项目(BKJGYB2008096)

摘  要:为方便多FPGA系统中主从FPGA之间的命令与数据传输,节省连接的引脚数量,设计了一种基于FPGA的自定义高速串行数据传输模块。对主从串行模块进行了详尽的协议设计,得出了串行传输时序设计图,编写了verilog硬件代码并仿真通过硬件实测在25 MHz工作正常。该设计作为一个IP软核,略作修改后,可以被无缝整合到各种形式的嵌入式系统中。The design of custom high-speed serial peripheral interface based on FPGA was introduced. It could be used in transferring instruction or data among principal and subordinate modules in multiple FPGA system . The detailed communication protocol was designed. The program was written with verilog HDL and simulated successfully. It works stably for 25 MHz in the reality testing. As an IP core, it could be transplanted to various forms of embedded systems after slightly modified.

关 键 词:串行数据接口 现场可编程门阵列 IP核 

分 类 号:TP274[自动化与计算机技术—检测技术与自动化装置]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象