小面积RSA加密引擎的硬件实现  

Small-Area Implementation of RSA Encryption Engine

在线阅读下载全文

作  者:刘政林[1] 郭文平[1] 霍文捷[1] 邹雪城[1] 

机构地区:[1]华中科技大学电子科学与技术系,武汉430074

出  处:《应用科学学报》2010年第1期65-71,共7页Journal of Applied Sciences

基  金:国家自然科学基金(No.60973034);新世纪优秀人才支持计划基金(No.NCET-07-0328)资助

摘  要:RSA非对称密钥算法因其算法的复杂性,硬件实现开销一直较大.针对该问题,提出采用256位数据宽度处理的方式代替传统的1024位数据宽度处理,通过折叠数据通道,精简电路结构,并使用片内静态随机存储器(SRAM)减小实现面积,实现了应用于资源受限环境下的小面积RSA硬件加密引擎.采用华虹NEC0.25μm工艺实现该电路,整个设计规模约为24k等效门,最大工作频率为100MHz,相比于实用芯片西门子SLE66CX160S,本实现的面积缩小了55.63%.Due to the complexity of the popular asymmetric-key encryption algorithm RSA, the hardware implementation has a too large overhead to be used in resource-constrained systems. In order to solve this problem, an RSA encryption engine based on 256 bit data width processor is designed, which greatly reduces the area required by RSA. Synthesis results show that, in addition to the basic function implementation, the improved RSA design reduces the area by 55.63% with respect to SLE66CX160S of Siemens. It has 24 k gates count with a maximum clock frequency of 100 MHz. The implemented RSA engine meets the design requirements.

关 键 词:超大规模集成电路 RSA算法 模乘 模幂 

分 类 号:TP309[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象