基于FPGA的二-十进制转码器设计  被引量:1

Binary to decimal converter design based on FPGA

在线阅读下载全文

作  者:王庆春[1] 何晓燕[1] 

机构地区:[1]安康学院电子与信息技术研究中心,陕西安康725000

出  处:《微型机与应用》2010年第14期72-75,共4页Microcomputer & Its Applications

基  金:陕西省教育厅科学研究计划资助项目(07JK176);安康学院专项科研计划资助项目(AYQDZR0808)

摘  要:针对二进制转十进制(BCD)转码器的FPGA实现目标,提出了一种高效、易于重构的转码器设计方案。并在FPGA开发板上成功地实现了该设计,验证结果表明,与使用中规模集成电路IP核(SN74185A)实现的7 bit、10 bit和12 bit的转码器相比,本设计可以分别节约28.5%、47.6%和49.6%的硬件实现代价(逻辑单元LEs);同时,电路的路径延迟也分别减少了0.7 ns、2.1 ns和8.9 ns.In order to implement binary to decimal converter on a field programmable gate array(FPGA) chip, an efficient and reconfigurable design is proposed. Moreover, the design has been successfully implemented on FPGA development board. Experimen- tal results show that compared with the 7 bit, 10 bit and 12 bit binary to BCD converters implemented with medium scale integra- tion(MSI) SN74185A intellectual property (IP) cores, the design can achieve about 28.5%, 47.6% and 49.6% implemented cost saving of the logic elements(LEs) respectively. Meanwhile, time propagation delay(TPD) can decrease by 0.7 ns, 2.1 ns and 8.9 ns respectively.

关 键 词:二进制转十进制(BCD)转码器 FPGA IP核 逻辑单元(LEs) 路径延迟(Tpd) 

分 类 号:TP302[自动化与计算机技术—计算机系统结构]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象