检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]南通大学江苏省专用集成电路设计重点实验室,江苏南通226019
出 处:《计算机工程》2011年第8期246-248,共3页Computer Engineering
基 金:中华人民共和国交通运输部基金资助项目(2009-353-332-290);江苏省交通厅基金资助项目(09X12);江苏省研究生创新工程基金资助项目(CX09S-022Z)
摘 要:采用通用微控制器实现电子收费(ETC)专用短程通信的逻辑链路控制(LLC)子层时存在功耗大、速度慢等缺点。针对该问题,通过研究ETC系统中车载单元LLC子层协议的工作原理,提出以专用逻辑电路实现LLC子层的功能,给出2种类型服务在该层的状态转换方式。利用Verilog HDL在FPGA上实现该层的功能,结果证明了该方法的有效性。There are some disadvantages of high power dissipation,low speed and so on when the general microcontroller is used to implement the Logical Link Control(LLC) sub-layer of Dedicated Short-Range Communication(DSRC) in Electronic Toll Collection(ETC) system.By analyzing working principle of LLC sub-layer protocol of on-board unit in ETC system,this paper proposes a LLC sub-layer protocol which is implemented by specific logical circuit.The state transition modes of two types of services are presented.The function of LLC sub-layer is realized in Verilog HDL,and FPGA experimental results show the effectiveness of the method.
关 键 词:电子收费 专用短程通信 逻辑链路控制 状态分析 FPGA实现 VERILOG HDL语言
分 类 号:TP393.04[自动化与计算机技术—计算机应用技术]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.28