HDL语言

作品数:83被引量:168H指数:6
导出分析报告
相关领域:电子电信更多>>
相关作者:李宥谋吴彦宏陈相宁郑杭波房鼎益更多>>
相关机构:华中科技大学桂林电子科技大学西安邮电学院西北工业大学更多>>
相关期刊:更多>>
相关基金:国家高技术研究发展计划国家教育部博士点基金中国科学院知识创新工程陕西省科学技术研究发展计划项目更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
基于Vivado的HDL语言仿真设计
《移动信息》2021年第11期164-166,共3页潘蓉 
Vivado 自带的仿真工具 Vivado Simulator 是一款硬件描述语言事件驱动的仿真器,支持功能仿真和时序仿真。但实际使用过程中,常出现无法弹出窗口、操作烦琐、运行周期长等问题,使用体验不佳。因此,为了能够更便捷、高效地进行仿真验证,...
关键词:VivadoSimulator HDL语言 仿真模式 
基于FPGA图像采集系统的硬件电路设计被引量:12
《自动化仪表》2020年第3期76-79,83,共5页王佳超 王思懿 李党娟 吴慎将 吴新宇 
陕西省科技计划基金资助项目(2019CGXNX-037);西安工业大学省级大学生创新创业基金资助项目(S201910702017);西安市碑林区科技计划基金资助项目(GX1911)。
为实现图像数据的采集与显示,利用Xilinx提供的MIG_example_designIP核,结合Verilog HDL语言,设计了一种以Spartan 6系列现场可编程门阵列(FPGA)为核心的实时图像采集系统硬件电路。由CMOS OV7670图像传感器进行系统图像采集,利用乒乓...
关键词:SPARTAN 6 图像采集 CMOS图像传感器 VGA显示 DDR3 SDRAM Verilog HDL语言 
基于FPGA的高可靠反作用飞轮控制算法研究被引量:1
《测试技术学报》2020年第1期83-88,92,共7页房晓伟 陈茂胜 孔令波 孙金傲 
青年人才托举工程资助项目(2017QNRC001)
反作用飞轮是卫星姿态控制系统的执行部件,提高小卫星飞轮系统的可靠性及控制精度具有重要的意义.提出了基于现场可编程门阵列(FPGA)的高可靠反作用飞轮控制算法,首先介绍了反作用飞轮系统原理,分析得出FLASH型FPGA的高可靠性能,然后利...
关键词:FLASH型FPGA 反作用飞轮 浮点运算单元 分段PI控制器 VERILOG HDL语言 
基于Verilog的VGA显示控制电路设计被引量:3
《数字技术与应用》2019年第4期150-151,153,共3页王涌 肖顺文 罗春梅 
四川省教育厅科研基金重点项目(15ZA0145)
采用自上而下的设计方法实现了一个分辨率较高、显示迅速且协议简单的VGA显示控制电路。在QUARTUS Ⅱ 13.1软件开发平台上使用Verilog HDL语言来完成时序模块和彩条像素模块的描述、编译,最后在第三方仿真工具Modelsim-Altera中对其进...
关键词:VERILOG HDL语言 VGA技术 QUARTUS  13.1 Modelsim-Altera 
面向能力培养的计算机专业数字逻辑课程改革与探索被引量:3
《电脑知识与技术》2019年第6期70-71,77,共3页龙夏 肖连军 何立新 
2017年安徽省教育厅教学研究一般项目:面向能力培养的“数字逻辑”课程模块化建设研究与实践(项目编号:2017jyxm0418);2018年合肥学院质量工程教学研究一般项目:新工科建设背景下远程硬件实验实践教学体系及平台的研究(项目编号:04035918A4)
数字逻辑课程是计算机专业的专业核心基础课,是计算机硬件课程群中承上启下的核心课程。现有课程教学内容并不符合计算机专业的特点及时下社会需求的热点。为此,我系数字逻辑课程组对教学内容和教学组织进行了改革,以FPGA为工具,将HDL...
关键词:数字逻辑 HDL语言 计算机专业 
基于Verilog HDL语言的FPGA浮点数加减法运算的实现
《机电信息》2018年第24期92-93,95,共3页谢文彬 
针对数控系统中刀具补偿、插补计算常采用浮点运算的问题,基于FPGA技术特点,采用Verilog HDL语言实现32位浮点数的加减法运算,并通过仿真,验证其正确性。
关键词:浮点运算 VERILOG HDL语言 现场可编程门阵列 仿真 
基于FPGA的SSI通信模块设计被引量:1
《化工自动化及仪表》2018年第4期324-328,共5页李文涛 李瑞刚 
为了实现SSI协议的从机与上位机的实时通信,设计基于FPGA工业数据采集用的SSI接口模块。利用LM2596稳压芯片及其外围电路设计电源,利用ADu M1201数字隔离芯片设计隔离电路,并通过MAX491实现差分信号转换;软件设计利用Verilog HDL硬件描...
关键词:SSI通信模块 FPGA VERILOG HDL语言 
基于FPGA的UART模块设计与实现被引量:10
《无线电工程》2018年第5期433-438,共6页刘博 
为了方便FPGA和CPU或者其他设备之间的数据传输,实现了一个可编程的通用异步收发器(UART)模块。采用Verilog HDL语言作为硬件功能的描述,硬件采用Alter公司的EP2C5T144C8N芯片,运用模块化设计方法分别设计了UART的发送器、接收器和波特...
关键词:现场可编程门阵列 串行通信 VERILOG HDL语言 Modelsim仿真 
基于Verilog HDL语言的全自动洗衣机控制器的设计与仿真
《应用技术学报》2017年第3期257-261,共5页陈飞云 
介绍了基于Verilog HDL语言的全自动洗衣机控制系统的设计与仿真.分析洗衣机每个洗衣步骤,抽象出加水、洗涤、漂洗、甩干等状态,建立有限状态机,并确定状态机的状态转换条件和输入输出信号;利用Verilog HDL硬件描述语言进行模块代码开...
关键词:洗衣机控制系统 VERILOG HDL语言 有限状态机 现场可编程门阵列 
基于FPGA的串口帧数据通信实现被引量:1
《中国新通信》2017年第6期36-36,共1页孙倩 
本文介绍了RS232串口通信协议的基本概念,并在串口通信的基础上,引入可编程逻辑器件,实现多帧数据通信。通过简单的物理连线实现PC与器件,器件与器件之间较复杂的通信信息交互,通用性较强。
关键词:FPGA 串口通信 VERILOG HDL语言 帧数据解析 
检索报告 对象比较 聚类工具 使用帮助 返回顶部