检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]北京航空航天大学电子信息工程学院,北京100191
出 处:《计算机工程与设计》2011年第7期2274-2277,共4页Computer Engineering and Design
摘 要:对TF/MCDS-CDMA(time-frequency-domainspread Multicarrier DS-CDMA)系统结构和同步问题进行了详细的分析,根据TF/MC DS-CDMA具有OFDM结构的特点,提出了利用最大似然算法完成整个系统的帧同步,针对最大似然算法运算量和硬件开销大以及TF/MC DS-CDMA可容纳用户及数据量多的特点,在FPGA实现中提出了利用双RAM缓存数据并且在移动求和模块中采用移动窗累加、CP长度可调等措施,一定程度上减少了系统的硬件资源开销,提高了同步模块的运行速度。在QuartusⅡ7.2工具平台上对同步模块电路进行了时序仿真,仿真结果表明,模块电路可以准确地检测到每帧数据的帧同步点,在减少硬件资源开销的同时能够保证整个同步模块的精度,满足预期要求。A detailed analysis is made on the TF/MC DS-CDMA system architecture and synchronization issues. According to TF/MC DS-CDMA with OFDM structure, an algorithm using the maximum likelihood is proposed to complete the system frame synchronization. It is noticed that TF/MC DS-CDMA can accommodate more users and data, and the maximum likelihood algorithm cost much hardware resource for enormous computation, so two RAM cache and move sum module with mobile windows accumulation and CP adjustable length is proposed to reduce the cost of system hardware resources and improve the synchronization module speed. The result of the timing simulation of synchronization module which is made in Quartus II 7.2 tool platform expressed that module circuit can detect the frame alignment of each frame accurately, and the precision is guaranteed at lower level of hardware cost. The design demands are achieved.
关 键 词:时频联合扩频 多载波CDMA 帧同步 FPGA实现 时序仿真
分 类 号:TN914.42[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.112