检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:陈德媛[1,2] 冒昌银[1] 刘宇[2] 孙红程[2]
机构地区:[1]南京邮电大学电子科学与工程学院,江苏南京210046 [2]南京大学电子科学与工程学院,江苏南京210093
出 处:《南京邮电大学学报(自然科学版)》2011年第5期97-100,共4页Journal of Nanjing University of Posts and Telecommunications:Natural Science Edition
基 金:国家自然科学基金(10874070;60721063;50872051);国家重点基础研究发展计划(973计划)(2007CB613401);江苏省高校自然科学基金(09KJB510008;09KJB510010;09KJB510014);南京邮电大学引进人才启动基金(NY208056)资助项目
摘 要:采用等离子体增强化学气相淀积系统,应用原位氧化和原位掺杂技术制备出了以非晶硅/二氧化硅多层膜结构为本征i层、分别以磷和硼掺杂的非晶硅作为n型和p型区的p-i-n结构。经过三步后退火处理,i层晶化得到纳米硅/二氧化硅多层膜结构,磷和硼掺杂的非晶硅结晶形成多晶硅结构。衬底采用轻和重掺杂两种不同浓度的p型单晶硅。重掺杂衬底上的p-i-n结构的电致发光特性比轻掺杂的具有更低的开启电压和更高的发光强度和效率。根据载流子的输运机制分析,重掺杂的p+硅衬底一方面有效的降低了载流子的隧穿势垒,提高了载流子的有效注入效率,进而提高了电致发光强度和效率;另一方面,重掺杂衬底也降低了器件的总串联电阻,是器件开启电压降低的主要原因。p-i-n structure was prepared in plasma enhanced chemical vapour deposition system applying the in situ oxidization and doping technologies,with nc-Si/SiO_2 multilayers as the intrinsic layer,P-doped and B-doped a-Si as the n and p regions.Heavily and lightly doped p type single crystal silicon wafers as substrates.The heavily doped p+ silicon lowered the tunnelling barrier for carriers,especially for holes,increasing effective carrier injection efficiency,providing more holes to participate in the recombination,and then increasing electroluminescence efficiency effectively;On the other hand,the heavily doped substrate decreased the whole series resistance,lowering the turn-on voltage from 5V to 3V.The above two factors make the electroluminescence property of the device on the heavily doped substrate better than that on lightly doped p type substrate.
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.15