采用并行分层译码的LDPC译码器设计研究  被引量:2

Study on LDPC decoder design based on parallel layered decoding

在线阅读下载全文

作  者:姚远[1] 叶凡[1] 任俊彦[1] 

机构地区:[1]复旦大学专用集成电路与系统国家重点实验室,上海201203

出  处:《计算机工程与应用》2012年第4期56-60,共5页Computer Engineering and Applications

基  金:国家科技重大专项(No.2011ZX03004-001-02;2009ZX03006-009)

摘  要:基于并行分层译码算法的LDPC译码器可以使用较小的芯片面积实现较高的译码速率。提出一种基于该算法的译码器硬件设计方法。该设计方法通过使用移位寄存器链,来进一步降低基于并行分层译码算法的译码器芯片面积。该硬件设计使用TSMC65nm工艺实现,并在实现中使用IEEE802.16e中的1/2码率LDPC码。该译码器设计在迭代次数设置为10次时可实现1.2Gb/s的译码速率,芯片面积1.1mm2。译码器设计通过打孔产生1/2至1之间的连续码率。Recently researches show that LDPC decoder design based on parallel layered decoding algorithm can achieve a higher throughput using a smaller chip area. A decoder hardware design method for this algorithm is proposed. This method uses shift register chain to reduce the required chip area of decoder design for parallel layered decoding algorithm further. The decoder hardware design is implemented in TSMC 65 nm process based on the rate-l/2 LDPC in IEEE 802.16e. The decoder design achieves a throughput of 1.2 Gb/s at 10 iterations with an chip area of 1.1 mm2. Puncturing technique is used to produce arbitrary rate between 1/2 and 1 in this decoder design.

关 键 词:LDPC译码器 准循环码 并行分层译码结构 移位寄存器链 

分 类 号:TN919.3[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象