LDPC译码器信道似然比信息存储模块优化设计  被引量:1

Optimized Design of LDPC Decoder for Channel Likelihood Ratio Information Memory Block

在线阅读下载全文

作  者:贺刚[1] 柏鹏[1] 彭卫东[1] 王明芳[2] 韩立峰[1] 李寰宇[1] 曹晖[1] 李孟达[1] 

机构地区:[1]空军工程大学科研部信息中心,西安710051 [2]空军工程大学导弹学院,陕西三原713800

出  处:《微电子学》2012年第2期199-202,共4页Microelectronics

基  金:国家自然科学基金资助项目(50975019)

摘  要:以CCSDS(太空数据系统咨询委员会)标准中1/2码率的LDPC码为例,分析了低密度奇偶校验码(LDPC)译码算法的特点,提出了在译码器的FPGA实现中采用乒乓操作的设计方法,优化译码器信道似然比信息存储模块结构,交替接收两帧数据,使译码器不间断地工作,提高了硬件资源利用率,使译码器的吞吐量增加一倍。Based on LDPC(Low-Density Parity-Check) code with 1/2 code-rate in CCSDS(Consultative Committee for Space Data Systems) standard,characteristics of decoding algorithm for LDPC were analyzed.In FPGA implementation of the decoder,a "ping-pong operation" method was proposed to optimize the hardware structure of channel likelihood ratio information memory block,and receive two frame data alternately,which kept the decoder working uninterruptedly.The optimized design improved utilization ratio of hardware resource,and doubled throughput of the decoder.

关 键 词:FPGA 译码器 信道似然比 乒乓操作 LDPC码 

分 类 号:TN911.22[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象