一种高速增益单元存储器的内建自测试方案  被引量:1

A BIST Scheme for High-speed Gain Cell eDRAM

在线阅读下载全文

作  者:严冰[1] 解玉凤[1] 袁瑞[1] 林殷茵[1] 

机构地区:[1]复旦大学专用集成电路与系统国家重点实验室,上海201203

出  处:《固体电子学研究与进展》2012年第2期192-197,共6页Research & Progress of SSE

基  金:国家自然科学基金项目(61006016);863项目(2008AA031401;2011AA010404)

摘  要:介绍了一种用于测试高速增益单元嵌入式动态随机存储器的内建自测试方案。该方案包括了指令集设计和体系结构设计。四级指令流水线的引入使全速测试成为可能。该设计方案可以通过执行不同的测试指令,对待测存储器执行多种类型的测试,从而达到较高的故障覆盖率。该内建自测试模块被集成在了一个存储容量为8kb的增益单元嵌入式动态随机存储器芯片中,并在中芯国际0.13μm标准逻辑工艺下进行了流片验证。芯片测试结果表明,该内建自测试方案可以在多种测试模式下对待测存储器执行全速测试,提高了测试速度,降低了对自动测试设备的性能要求,提高了测试的效率。A built-in self-test(BIST) scheme is presented for at-speed test of a novel gain cell-based embedded DRAM which can operate at the high frequency of 200 MHz.This BIST implementation consists of instruction set architecture(ISA) and hardware.A 4-stage instruction pipeline for instruction execution makes at-speed test possible.It can perform various kinds of tests by executing different instruction combinations so that high fault coverage can be guaranteed.An 8 kb gain cell memory with the BIST is fabricated in 0.13 μm CMOS technology.Silicon measurement on ATE(Automatic test equipment) shows that the BIST can perform at-speed test in various test modes.Introduction of the BIST module can improve test speed,reduce performance request for ATE and improve test efficiency.

关 键 词:内建自测试 增益单元 嵌入式动态随机存储器 

分 类 号:TN407[电子电信—微电子学与固体电子学] TN492

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象