5Gb/s0.18μm CMOS半速率时钟与数据恢复电路设计  被引量:2

Design of a 5 Gb/s Half-Rate Clock and Data Recovery Circuit in 0.18 μm CMOS Process

在线阅读下载全文

作  者:张长春[1,2] 王志功[2] 吴军[2] 郭宇峰[1,2] 

机构地区:[1]南京邮电大学功率与射频微电子研究中心,南京210046 [2]东南大学射频与光电集成电路研究所,南京210096

出  处:《微电子学》2012年第3期393-397,410,共6页Microelectronics

基  金:国家863计划基金资助项目(2007AA01Z2a5);国家自然科学基金资助项目(61076073;60806027);高等学校博士学科点专项科研基金资助项目(20090092120012);江苏省教育厅自然科学基金资助项目(09KJB510010;10KJB510015);电子薄膜与集成器件国家重点实验室开放基金资助项目(KFJJ201011);南京邮电大学校引进人才科研启动基金资助项目(NY211016;NY210075)

摘  要:基于具体的系统需求,采用标准0.18μm CMOS工艺,设计了一种半速率bang-bang型时钟与数据恢复(CDR)电路。该CDR电路主要由改进型半速率鉴相器、带粗控端的环形压控振荡器(VCO)以及信道选择器等模块构成。其中,改进型半速率鉴相器通过增加四个锁存器,不但能获得较好的鉴相性能,还能使分接输出的两路数据自动实现相位对齐。带粗控端的环形VCO能够解决高振荡频率范围需求与低调谐增益需求之间的矛盾。信道选择器则能解决信道交叉出错问题。仿真结果表明,电路工作正常,在1.8V电压下,电路功耗为140mW,恢复出的时钟和数据抖动峰峰值分别为3.7ps和5ps。Based on specific system requirements, a half-rate hang-bang clock and data recovery (CDR) was designed in 0. 18 μm CMOS process. The CDR circuit mainly consists of a revised half-rate phase detector (PD), a ring voltage- controlled oscillator (VCO) with a coarse tuning terminal, and channel switch (CS). With four extra latches, the revised PD not only achieved better performance, but also enabled the two-way demultiplexed output data to be aligned with each other. The ring VCA) with a coarse tuning terminal could deal with the requirement conflict between high oscillating frequency range and low turfing gain. The channel switch could deal with mistakes related to wrong channel choice. Simula- tion results showed that the circuit operated properly at 1.8 V supply voltage with 140 mW power consumption, and the peak-to-peak jitters of the recovered clock and data were 3. 7 ps and 5 ps, respectively.

关 键 词:时钟与数据恢复 鉴相器 压控振荡器 信道选择器 异或门 

分 类 号:TN492[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象