时钟与数据恢复

作品数:16被引量:20H指数:3
导出分析报告
相关领域:电子电信更多>>
相关作者:张长春陈德媛郭宇锋徐卫林罗磊更多>>
相关机构:东南大学南京邮电大学中兴通讯股份有限公司天津大学更多>>
相关期刊:《中国集成电路》《电子科技文摘》《仪表技术与传感器》《电子产品世界》更多>>
相关基金:国家自然科学基金国家高技术研究发展计划江苏省教育厅自然科学基金国家教育部博士点基金更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
基于相位插值器的可编程时钟与数据恢复电路设计
《微电子学》2024年第4期617-624,共8页余彬 杨海钢 卢丽珍 舒毅 范迪 
国家自然科学基金面上项目(61876172)。
当时钟与数据恢复电路(Clock and Data Recovery,CDR)作为FPGA内嵌的电路模块时,需要具备灵活的应用配置以适应不同协议下的通信需求。根据不同协议对CDR性能指标的要求,通过量化环路带宽、环路延迟及恢复时钟抖动三者之间的关系对CDR...
关键词:时钟与数据恢复电路 环路滤波器 相位插值器 FPGA 
基于FPGA的8B/10B编解码IP核设计被引量:1
《仪表技术与传感器》2023年第12期25-28,36,共5页周爽 周莉 
中国科学院国家重大科技专项(E16505B31S)。
8B/10B编码技术将数据和时钟合并传输,有效减少电缆数量,广泛应用于质量体积受限的航天器上。针对FPGA自带的8B/10B IP核受版权限制、代码不透明的问题,设计了一个自主可控、移植性好、运行速率高、可靠性强的8B/10B编解码的IP核,除时...
关键词:8B/10B编解码 时钟与数据恢复 同频多相采样 FPGA 
宽范围连续速率时钟数据恢复电路的设计被引量:1
《微电子学》2014年第5期651-655,660,共6页马庆培 张长春 陈德媛 郭宇锋 刘蕾蕾 
国家自然科学基金资助项目(61076073);中国博士后科学基金资助项目(2012M521126);江苏省自然科学基金资助项目(BK2012435);东南大学毫米波国家重点实验室开放基金资助项目(K201223);南京邮电大学科研启动金资助项目(NY211016);南京邮电大学科学技术创新培训计划资助项目(SJD2012006)
采用0.18μm CMOS工艺,设计了一种连续速率时钟与数据恢复(CDR)电路。该CDR电路主要由全速率鉴频鉴相器、多频带环形压控振荡器、电荷泵等模块组成。其中,全速率鉴频鉴相器不但具有很好的鉴频鉴相功能,而且结构简单,减小了功耗和面积...
关键词:连续速率时钟与数据恢复 鉴频鉴相器 压控振荡器 电荷泵 锁存器 
12.5Gb/s 0.18μm CMOS时钟与数据恢复电路设计被引量:3
《电子学报》2014年第8期1630-1635,共6页潘敏 冯军 杨婧 杨林成 
国家863高技术研究发展计划(No.2011AA10305)
采用0.18μm CMOS工艺设计实现了一个12.5 Gb/s半速率时钟数据恢复电路(CDR)以及1:2分接器,该CDR及分接器是串行器/解串器(SerDes)接收机中的关键模块,为接收机系统提供6.25GHz的时钟及经二分接后速率降半的6.25Gb/s数据.该电路包括Bang...
关键词:串行器/解串器(SerDes) 时钟数据恢复电路(CDR) 鉴频鉴相器(PFD) 压控振荡器(VCO) 
0.18μm CMOS工艺连续速率CDR电路设计
《半导体技术》2013年第12期893-898,共6页马庆培 张长春 陈德媛 刘蕾蕾 郭宇锋 
国家自然科学基金资助项目(61076073);中国博士后科学基金资助项目(2012M521126);江苏省自然科学基金资助项目(BK20130878;BK2012435);东南大学毫米波国家重点实验室开放基金资助项目(K201223);南京邮电大学科研启动金资助项目(NY211016);南京邮电大学科学技术创新培训计划资助项目(SJD2012006)
采用标准0.18μmCMOS工艺,设计了一种连续速率时钟与数据恢复(CDR)电路。该CDR电路主要由半速率鉴频鉴相器、多频带环形压控振荡器、电荷泵和判决电路等模块组成。其中,半速率鉴频鉴相器主要由四个双边沿触发器组成,结构简单,功...
关键词:时钟与数据恢复(CDR) 鉴频鉴相器(PFD) 压控振荡器(VCO) 电荷泵  续速率 
3.125Gb/s基于PS/PI型的时钟与数据恢复电路设计
《中国集成电路》2013年第5期28-33,共6页邱旻韡 张长春 李轩 李卫 郭宇锋 方玉明 陈德媛 
基于标准0.18μmCMOS工艺,设计了一种全速率PS/PI型时钟与数据恢复(CDR)电路。该电路主要由bang-bang型鉴相器、数字控制模块、分接器、相位选择器以及相位插值器等模块构成。根据本CDR的特点,提出了一种在分接器后对超前、滞后信息进...
关键词:时钟数据恢复 数模混合电路 分接器 相位插值器 
5Gb/s0.18μm CMOS半速率时钟与数据恢复电路设计被引量:2
《微电子学》2012年第3期393-397,410,共6页张长春 王志功 吴军 郭宇峰 
国家863计划基金资助项目(2007AA01Z2a5);国家自然科学基金资助项目(61076073;60806027);高等学校博士学科点专项科研基金资助项目(20090092120012);江苏省教育厅自然科学基金资助项目(09KJB510010;10KJB510015);电子薄膜与集成器件国家重点实验室开放基金资助项目(KFJJ201011);南京邮电大学校引进人才科研启动基金资助项目(NY211016;NY210075)
基于具体的系统需求,采用标准0.18μm CMOS工艺,设计了一种半速率bang-bang型时钟与数据恢复(CDR)电路。该CDR电路主要由改进型半速率鉴相器、带粗控端的环形压控振荡器(VCO)以及信道选择器等模块构成。其中,改进型半速率鉴相器通过增...
关键词:时钟与数据恢复 鉴相器 压控振荡器 信道选择器 异或门 
高速时钟与数据恢复电路技术研究被引量:7
《电路与系统学报》2012年第3期60-65,共6页张长春 王志功 郭宇峰 施思 
863计划项目(2007AA01Z2a5);国家自然科学基金项目(61076073;60806027);高等学校博士学科点专项科研基金项目(20090092120012);江苏省教育厅自然科学基金项目(09KJB510010;10KJB510015);电子薄膜与集成器件国家重点实验室开放基金项目(KFJJ201011);南京邮电大学引进人才科研启动基金项目(NY211016;NY210075)
本文根据数据恢复时,本地时钟与输入数据之间的相位关系及其实现方式的不同,将高速时钟与数据恢复(CDR,Clock and Data Recovery)电路技术分为三类,也即前馈相位跟踪型,反馈相位跟踪型,以及盲过采样型。进而又分别对每一类型进行了细分...
关键词:时钟与数据恢复 前馈相位跟踪型 反馈相位跟踪型 盲过采样 锁相环 
时钟与数据恢复模块项目招商
《中国集成电路》2006年第8期83-83,共1页
光网络IC
《电子设计技术 EDN CHINA》2006年第4期I0001-I0008,共8页
ADI公司推出一系列PON专用的CDRs和SERDES;denseDAC^TM DAC满足当今光网络的挑战性设计要求;用于AOTF的多通道DDS;用于MEMS微镜控制的快速PulSAR ADC;10 Gbps XFP收发器和单通道信号调理器;ADM1062 Super Sequencer^TM IC:光线路...
关键词:SERDES ADI公司 CDRS 专用 PON 美国模拟器件公司 DEVICES 时钟与数据恢复 无源光网络 DR技术 
检索报告 对象比较 聚类工具 使用帮助 返回顶部