冯军

作品数:102被引量:120H指数:5
导出分析报告
供职机构:东南大学更多>>
发文主题:CMOSCMOS工艺光纤通信复接器2.5GB/S更多>>
发文领域:电子电信自动化与计算机技术交通运输工程文化科学更多>>
发文期刊:《高技术通讯》《中国集成电路》《东南大学学报(自然科学版)》《上海交通大学学报》更多>>
所获基金:国家高技术研究发展计划国家自然科学基金国家杰出青年科学基金国际科技合作与交流专项项目更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-10
视图:
排序:
一种基于0.18-μm CMOS工艺的新型超宽频带毫米波混频器设计与分析被引量:3
《电子学报》2015年第2期405-411,共7页余振兴 冯军 
国家自然科学基金(No.2010CB327404)
本文提出了一种超宽频带毫米波混频器电路.混频器采用分布式拓扑结构和中频功率合成技术,具有宽带宽和高转换增益.该混频器采用TSMC 0.18-μm CMOS工艺设计并制造,芯片总面积为1.67mm2.测试结果表明:混频器工作频率从8GHz到40GHz,中频...
关键词:分布式混频器 宽中频 栅注入混频器(GPM) 功率合成 毫米波(MMW) 
一种基于0.35μm CMOS工艺的单片集成微机械陀螺仪接口电路被引量:3
《电子学报》2014年第9期1868-1872,共5页罗旭程 冯军 
本文介绍了一种用于读取角速度信号的单片集成微机械陀螺仪接口电路,该接口电路采用了相关双采样技术以抑制1/f噪声和运算跨导放大器的失调.为了方便系统仿真和测试,本文设计了一种微机械陀螺仪的等效电路.该接口电路采用0.35μm CMOS...
关键词:接口电路 微机械陀螺仪 相关双采样 
12.5Gb/s 0.18μm CMOS时钟与数据恢复电路设计被引量:3
《电子学报》2014年第8期1630-1635,共6页潘敏 冯军 杨婧 杨林成 
国家863高技术研究发展计划(No.2011AA10305)
采用0.18μm CMOS工艺设计实现了一个12.5 Gb/s半速率时钟数据恢复电路(CDR)以及1:2分接器,该CDR及分接器是串行器/解串器(SerDes)接收机中的关键模块,为接收机系统提供6.25GHz的时钟及经二分接后速率降半的6.25Gb/s数据.该电路包括Bang...
关键词:串行器/解串器(SerDes) 时钟数据恢复电路(CDR) 鉴频鉴相器(PFD) 压控振荡器(VCO) 
高耐压Si基GaN功率电子器件
《固体电子学研究与进展》2013年第6期505-508,共4页管邦虎 孔岑 耿习娇 陆海燕 倪金玉 周建军 孔月婵 冯军 陈堂胜 
国家自然科学基金资助项目(61106130);江苏省科技支撑资助项目(BE2012007);江苏省自然科学基金资助项目(BK2012516)
基于Si基GaN HEMT材料制作了击穿电压530V、无场板的功率电子器件。器件制作工艺与现有GaN微波功率器件工艺兼容。研究了器件栅漏间距与击穿电压的关系。器件栅宽为100μm,栅漏间距为15μm时,得到的GaN HEMT器件击穿电压530V,最大电流密...
关键词:硅基氮化镓 功率电子器件 击穿电压 
低功耗0.18μm 10Gbit/s CMOS 1∶4分接器设计被引量:2
《东南大学学报(自然科学版)》2013年第2期274-278,共5页潘敏 冯军 
国家高技术研究发展计划(863计划)资助项目(2011AA10305);国家国际科技合作资助项目(2011DFA11310)
为了实现光纤通信系统中高速分接器低功耗的需求,采用0.18μm CMOS工艺实现了一个全CMOS逻辑10 Gbit/s 1∶4分接器.整个系统采用半速率树型结构,由1∶2分接单元、2分频器单元以及缓冲构成,其中锁存器单元均采用动态CMOS逻辑电路,缓冲由...
关键词:分接器 低功耗 动态CMOS逻辑 
用于12.5Gbit/s SerDes系统锁相环倍频器设计
《半导体技术》2012年第12期918-922,共5页茅俊伟 冯军 窦建华 章丽 李伟 
采用0.18μm CMOS工艺设计了一款6.25 GHz锁相环倍频器,该倍频器适用于12.5 Gbit/s半速率复接的串行器/解串器(SerDes)发射系统。该锁相环倍频器不仅为SerDes发射系统提供6.25 GHz的时钟,也为系统提供1.25 GHz占空比1∶4的时钟。设计中...
关键词:串行器 解串器(SerDes) 锁相环倍频器 分频器 SCFL触发器 真单相时钟(TSPC) 
0.8V低功耗高速1∶2分频器被引量:2
《东南大学学报(自然科学版)》2010年第6期1152-1156,共5页苏燕 冯军 施欢东 
采用UMC0.13μm CMOS标准工艺,设计并实现了一种最高工作频率为17GHz的1∶2分频器芯片.该芯片由基本分频器单元和输入输出缓冲组成.设计中为使分频器在低电源电压下正常工作,通过分析不同高速锁存器的结构特点,选择单端动态负载锁存器...
关键词:分频器 单端动态负载锁存器 低电压 
超高速低功耗CMOS 4:1复接器
《高技术通讯》2010年第11期1196-1200,共5页冯军 管忻 李育军 
863计划(2001AA312010;2006AA01Z284)资助项目
研究了在特定工艺条件下进行高速低功耗集成电路设计的相关问题,包括结构设计、电路设计和工艺角的影响。提出用CMOS逻辑电路完成超高速电路设计的思想,利用CSM 0.35μm CMOS工艺设计完成了速率为3.125Gb/s的4:1复接器芯片。该系统采用...
关键词:CMOS逻辑 复接器 超高速 低功耗 工艺角 
10Gb/s 0.35μm SiGe BiCMOS伪差分共基极输入前端放大电路的设计
《高技术通讯》2010年第7期750-753,共4页陈准 冯军 王远卓 
863计划(2006AA01Z284)资助项目
采用Jazz 0.35μm SiGe BiCMOS工艺设计实现了应用于10Gb/s速率级光接收机的前端放大电路。该电路由前置放大器与限幅放大器构成,两者均采用了差分电路形式。前置放大器由共基输入级和带并联负反馈的放大器组成。跨导放大器中的基本放...
关键词:光纤通信 前置放大器 限幅放大器 Cherry-Hooper结构 0.35μm SIGE BICMOS工艺 共基极 
10Gb/s宽动态范围CMOS跨阻前置放大器被引量:2
《电子学报》2010年第5期1187-1191,共5页刘全 冯军 
国家863高技术研究发展计划(No.2006AA01Z284)
采用UMC 0.13μm CMOS工艺,实现了一种应用于SDH系统STM-64(10Gb/s)光接收机的前置放大器.该前置放大器采用具有低输入阻抗特点的RGC(Regulated Cascode)作为输入级.同时,采用消直流技术来扩大输入信号的动态范围.在片测试结果表明:双...
关键词:光接收机 前置放大器 跨阻放大器 自调整的共源共栅 消直流 宽动态范围 0.13μm CMOS 
检索报告 对象比较 聚类工具 使用帮助 返回顶部