复接器

作品数:110被引量:80H指数:5
导出分析报告
相关领域:电子电信更多>>
相关作者:冯军王志功孙辉先白云飞吴丹更多>>
相关机构:东南大学清华大学中国电子科技集团第五十四研究所华为技术有限公司更多>>
相关期刊:更多>>
相关基金:国家高技术研究发展计划国家自然科学基金电科院预研基金国家杰出青年科学基金更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
ADI AD469816位8路1MSPS多路复用SAR ADC解决方案
《世界电子元器件》2023年第6期64-70,共7页
ADI公司的AD4698是16位8路500k SPS/1MSPS容易驱动的多路复用逐次逼近式模拟数字转换器(SAR ADC),多路复用输入精度SAR ADC,具有容易驱动特性和扩展数字功能.AD4697/AD4698具有不丢失码的真16位SAR ADC代码,8路低串扰多路复接器,一个灵...
关键词:模拟数字转换器 多路复用 逐次逼近 复接器 MSPS 过取样 阈值检测 驱动特性 
基于FPGA数字复接器设计
《南阳理工学院学报》2022年第2期55-58,共4页杨湲 
设计了一种普通数字复接器,并对该复接器进行了两步改进。普通复接器在时序控制信号的作用下,将四路信号从三态门依次复接输出;第一步改进是在普通复接器的输出部分增加了D触发器;第二步改进是在第一步改进的基础上,将信号产生与输出部...
关键词:输出速率 资源占用 数字复接 毛刺现象 
基于FPGA的星载高速数据复接器的复接模块设计
《微电子学与计算机》2020年第8期72-77,共6页楚文玉 曲翕 吴铭 张宁 
随着空间科学技术的发展,载荷数据种类和数据传输速率不断提高与数据处理传输能力不足之间的矛盾日益凸显,为了解决这一问题,设计了一种基于CCSDS AOS协议的星载数据复接器设计方案.该设计方案能够通过LVDS接口接收实时遥测数据,回放数...
关键词:FPGA 数据复接器 CCSDS AOS 
基于FPGA的星载一体化高速数据复接器设计被引量:7
《电子设计工程》2018年第5期184-188,193,共6页许志宏 董振兴 安军社 
中国科学院空间科学战略性科技先导卫星专项(XDA04040201)
为了解决卫星有效载荷种类不断增多和数据传输速率不断提高与卫星数据处理和传输能力不足之间的矛盾,提出了一种满足国际空间数据系统咨询委员会(CCSDS)建议的高级在轨系统(AOS)体制的高速数据复接器设计方案。该方案能够实现高速载荷...
关键词:CCSDS 大容量存储 复接器 LDPC编码 FPGA 
一种高速并串转换控制电路设计被引量:3
《半导体技术》2018年第1期31-35,共5页刘海涛 吴俊杰 张理振 徐宏林 
串行接口常用于高速数据传输,实现多路低速并行数据合成一路高速串行数据。设计了一种高速并串转换控制电路,实现在低频时钟控制下,通过内部锁相环(PLL)实现时钟倍频和数据选通信号,最终形成高速串行数据流,实现每5路全并行数据可按...
关键词:并串转换 锁相环(PLL) 复接器(MUX) CMOS 低电压差分信号(LVDS) 
45Mb分复接器在微波通信中的应用
《西部广播电视》2017年第18期226-227,共2页雒天乐 
45Mb分复接器在微波通信中,可实现群路信号的分接及支路信号的复接,能最大限度地把省级广播电视台的一路DS3信号透明分配到不同地州市的广播电视台的主机房。同时,也可以把多个地州市的电视信号、广播信号、数据压缩包上传到省级广播电...
关键词:微波中继 45Mb分接 45Mb复接 DS3接口单元 21路E1接口 
四路串行CMOS复接器的设计实现
《微型机与应用》2016年第14期30-32,35,共4页阮峥 陈亮 王宝瑛 
通信系统中,数字复接是提高带宽利用率的一项重要技术,将多路并行低速信号转变为高比特率的串行数字流。首先使用Cadence软件仿真基本门级CMOS电路,通过自下而上的FPGA设计方法和Verilog硬件描述语言,设计四路串行复接器的功能组成模块...
关键词:门级电路 VERILOG QuartusⅡ 复接器 CMOS集成电路 
基于FPGA的数字分接器及同步复接器设计被引量:1
《微处理机》2016年第3期93-96,共4页李奕聪 邵建龙 
随着通信系统对数据传输容量和传输速率的要求越来越高,数字复接和分接技术在数字通信系统中的地位越来越重要,复接器和分接器成为通信系统中的基本器件,基于FPGA对其进行了建模和设计。用FPGA设计的分接器和复接器最大的优势是使用灵活...
关键词:FPGA芯片 同步复接器 分接器 帧同步 内码产生器 时序发生器 分路器 
嵌入式多功能虚拟仪器在高速复接器设计验证中的应用
《空间电子技术》2016年第3期91-95,共5页谷静 范裕子 周渊 
西安邮电大学创新基金项目(编号:114-602080074)
针对高速电路的设计与验证过程中需要昂贵的高速数据源、误码仪器和逻辑分析仪等昂贵仪器的问题,提供了一种采用多功能虚拟仪器的解决办法,将虚拟仪器和被测设计一同嵌入到FPGA中,在开发阶段以较低的成本实现了高速电路的设计验证。设...
关键词:虚拟仪器 复接器 设计验证 FPGA 
贪婪型动态数字复接器设计与时延分析
《电子设计工程》2016年第2期142-145,共4页石立国 王竹刚 熊蔚明 候鸿杰 
国家863计划资助项目(Y28021A220)
为了节省信道资源,可以将多路不同速率、不同猝发时隙的数字信源复合为一路数据的异步数字复接器得到了广泛应用。为了尽最大可能降低源包数据传输时延、提高信道利用率,提出了一种贪婪型异步动态数字复接器的设计方案,并给出了各路信...
关键词:数字复接器 虚拟信道 平均传输时延 时延抖动 
检索报告 对象比较 聚类工具 使用帮助 返回顶部