AVS及H.264双模可变长解码器设计  被引量:1

Design of Dual-mode Variable Length Decoder for AVS and H.264

在线阅读下载全文

作  者:周小龙[1] 王祖强[1] 魏先政[1] 

机构地区:[1]山东大学信息科学与工程学院,济南250100

出  处:《计算机工程》2012年第12期222-224,共3页Computer Engineering

摘  要:为使视频解码芯片能同时兼容AVS及H.264这2种视频编码标准,设计一种双模可变长解码器。该设计复用码流缓冲移位和指数哥伦布解码模块,采用组合逻辑电路查找码表,对AVS和H.264码表进行优化与重组。在ModelSim环境下完成仿真测试,并通过FPGA芯片进行综合验证。结果表明,该设计能有效支持AVS和H.264 2种标准,减小电路资源消耗和面积,并提高查找表的查找效率。Aiming at the requirement that video decoder chips should be compatible with both AVS and H.264 video coding standard,a dualmode variable length decoder is proposed.The reuse of barrel shifter and Exp-colomb decoder is adopted,and it uses combinational logic to look up table,optimizes and rebuilds code tables of AVS and H.264.The design is simulated and tested in ModelSim,synthesized and validated on the Field Programmable Gate Array(FPGA) chip.Result indicates that it can be applied to both AVS and H.264 standard,reduce the circuit size and complexity,and improve the efficiency of looking up table.

关 键 词:AVS标准 H.264标准 可变长解码 现场可编程门阵列芯片 指数哥伦布码 VERILOG硬件描述语言 

分 类 号:TN919[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象