检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]福州大学福建省微电子集成电路重点实验室,福州35002
出 处:《电子器件》2012年第3期327-330,共4页Chinese Journal of Electron Devices
摘 要:过采样技术给在VLSI领域的高精度数模转化器的实现提供帮助。该文提供了一个在时间上连续的2-2-2级联Sigma-Delta调制器结构设计。该级联调制器由3级二阶振荡环路滤波器,1-bit量化器和反馈部分的数模转化器组成。在MATLAB环境下,通过大量仿真验证最后得出:在采样率为50 MHz、5 V工作电压、过采样比为32的条件下,利用CMOS 0.18μm工艺,该调制器其SQNR为87 dB。Oversampling techniques supply certain advantages for the implementation of high-resolution A/D converters in VLSI technologies.This paper presents the design of a 2-2-2 cascaded continuous-time Sigma-Delta modulator.The cascaded modulator comprises three stages with second-order continuous-time resonator loopfilters,1-bit quantizer,and feedback digital-to-analog converters.Extensive simulations based on these models in MATLAB enviroment are then introduced.At a sampling rate of 50 MHz,under 5V supply and an oversampling ratio of 32 with CMOS 0.18 μm technology achieves a signal to quantization-noise ratio of 87 dB.
分 类 号:TP312[自动化与计算机技术—计算机软件与理论]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.222