检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]西南科技大学信息工程学院,四川绵阳621010
出 处:《电子设计工程》2013年第1期24-27,共4页Electronic Design Engineering
基 金:国家自然科学基金委员会与中国工程物理研究院联合基金资助项目(10876035)
摘 要:介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。The decoder structure of Reed-Solomon (255,223) according to CCSDS specification is introduced. It is given that some basic modules in finite field, the reformulated inversion less BM algorithm, and chien search algorithm and Foruey algorithm. The design is implemented with three pipelines which decrease the delay of decoder. The decoder is designed and implemented with YHDL. As test result shown, the performance of the decoder described in this paper is excellent and it is applied to high-speed communications.
关 键 词:RS码 FPGA 译码器 有限域 改进的BM算法
分 类 号:TP302[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:3.21.104.216