基于FPGA的CRC编解码器实现  被引量:7

Implementation of CRC Encoder and Decoder Based on FPGA

在线阅读下载全文

作  者:孙志雄[1] 谢海霞[1] 

机构地区:[1]琼州学院电子信息工程学院,海南三亚572022

出  处:《电子器件》2012年第6期657-660,共4页Chinese Journal of Electron Devices

基  金:海南省自然科学基金项目(611133);三亚市院地科技合作项目(2010YD33);三亚市院地科技合作项目(2011YD03);琼州学院校级青年科学基金项目(QYQN201242)

摘  要:循环冗余校验(CRC)是一种广泛应用于通信领域以提高数据传输可靠性的差错控制方法。介绍了CRC码的原理,分析了CRC编码、解码电路设计思路。利用VHDL语言设计CRC(7,3)编解码器并通过QuartusⅡ仿真平台进行仿真验证,最后下载到FPGA芯片实现了CRC(7,3)编解码电路。仿真及实验结果表明采用此方法实现的CRC编解码器具有速度快、可靠性高及易于大规模集成的优点。The Cyclic Redundancy Check(CRC) is a widely used en'or control method in crommunicating fields to improve the reliability for data transmission. This paper introduces the principle of CRC code and the ideas on designing CRC encoder and decoder. After designing and simulating the CRC (7,3)with VHDL language on Quartus Ⅱ,the programming data files are downloaded to implement the design of CRC (7,3)eneoder and decoder with FPGA chip at the last. The simulation and experiment results show that using this method the CRC encoder and decoder with fast speed,high reliability and easy large scale integration advantages are ac, hieved.

关 键 词:CRC 编码器 解码器 FPGA VHDL 

分 类 号:TN911.22[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象