检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:张兆强[1] 郑国祥[1] 黄榕旭 杨兴[1] 邵丙铣[1] 宗祥福[1]
机构地区:[1]复旦大学材料科学系,上海200433 [2]上海先进半导体制造有限公司,200233
出 处:《固体电子学研究与进展》2001年第4期407-414,共8页Research & Progress of SSE
摘 要:近几年来 ,随着 VLSI器件密度的增加和特征尺寸的减小 ,铜互连布线技术作为减小互连延迟的有效技术 ,受到人们的广泛关注。文中介绍了基本的铜互连布线技术 ,包括单、双镶嵌工艺 ,CMP工艺 ,低介电常数材料和阻挡层材料 。As an effective method of reducing the delay of interconnect, copper interconnect technology draws widely attention in recent years because of increasing circuit density and decreasing featuer dimension in VLSI devices. This paper introduces basic technology of copper interconnect, including single and dual damascene technology, CMP technology, low k dielectric materials, barrier materials and reliability of copper interconnect.
分 类 号:TN405[电子电信—微电子学与固体电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.15