超低密度FPGA:实现硬件加速的新途径  

在线阅读下载全文

机构地区:[1]莱迪思半导体

出  处:《中国集成电路》2014年第9期84-86,共3页China lntegrated Circuit

摘  要:1 引言 当系统设计者们被问起在构建移动消费电子设备、汽车、工业、医疗和科研类应用的过程中曾面临的问题时,他们都会不约而同地提到对主机处理器性能的优化。这点并不奇怪。事件驱动架构使得微处理器能够胜任多任务处理以及优先级分配,但随着I/O数持续增长,对于带宽的要求也不断提高。如今的主机微处理器必须维持更长时间的工作来管理更多数目的I/O以及整个系统的指令和控制功能,因此消耗了大量的功耗和计算资源。

关 键 词:硬件加速 FPGA 超低密度 系统设计者 微处理器 优先级分配 多任务处理 电子设备 

分 类 号:TN791[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象