硬件加速

作品数:791被引量:1418H指数:15
导出分析报告
相关领域:自动化与计算机技术更多>>
相关作者:宋宇鲲张多利马艳华杜高明李丽更多>>
相关机构:国防科学技术大学英特尔公司西安电子科技大学电子科技大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金国家高技术研究发展计划国家重点基础研究发展计划国家科技重大专项更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
核脉冲峰值序列轻量化神经网络核素识别模型及其FPGA加速方法
《强激光与粒子束》2025年第5期139-149,共11页李超 石睿 曾树鑫 徐鑫华 魏雨鸿 庹先国 
国家自然科学基金项目(42074218,42374227);四川省高等教育人才培养质量和教学改革项目(JG2024-0907);四川轻化工大学研究生创新基金项目(Y2024251)。
放射性核素已在核医疗、核安保及无损检测等领域中广泛应用,而对其准确识别是放射性核素定性检测的基础。在便携式核素识别仪中,基于传统能谱分析方法存在延迟高、识别率低等不足。提出一种基于核脉冲峰值序列的核素识别轻量化神经网络...
关键词:核素识别 核信号 神经网络 FPGA 硬件加速 
面向低资源芯片的高效自适应卷积神经网络加速器
《计算机科学》2025年第4期94-100,共7页庞明义 魏祥麟 张云祥 王斌 庄建军 
文中提出了一种面向非GPU类低资源芯片的自适应卷积神经网络加速器(Adaptive Convolutional Neural Network Accelerator,ACNNA),其可根据硬件平台资源约束和卷积神经网络结构自适应生成对应的硬件加速器。通过可重构特性,ACNNA可有效...
关键词:硬件加速 卷积神经网络 设计空间探索策略 现场可编程门阵列 
软硬件协同设计的异构CNN加速器
《华侨大学学报(自然科学版)》2025年第2期209-216,共8页谢志豪 李国刚 
国家自然科学基金资助项目(61370007);福建省高校产学合作项目(2023H6013)。
为解决卷积神经网络(CNN)高效部署的挑战,提出一种基于软硬件协同设计的异构CNN加速器,并在YOLOv4 tiny模型上进行验证。搭建基于高级精简指令集机器(ARM)处理器与现场可编程门阵列(FGPA)的异构系统。通过高层次综合(HLS)将可并行执行...
关键词:现场可编程门阵列(FGPA) 硬件加速 软硬件协同设计 高层次综合 
FPGA Overlay处理器加速AI计算
《中国科学:信息科学》2025年第4期796-836,共41页何磊 王堃 吴晨 陶卓夫 时霄 苗斯元 陆少强 
“科创甬江2035”关键技术(批准号:2024Z283)资助项目。
目前,神经网络模型的计算复杂度与更新迭代速度正呈现出爆炸式增长的趋势.为了在设备上高效使用神经网络算法,加速神经网络的技术得到了学术界与工业界的关注.主流的神经网络加速器,主要包含两大类.第一类通常针对特定类型的神经网络进...
关键词:人工智能 现场可编程门阵列 专用定制加速器 通用覆盖加速处理器 编译器 硬件加速 
计算机数据压缩技术在多媒体存储中的应用优化
《中文科技期刊数据库(全文版)工程技术》2025年第3期180-183,共4页杨珍珍 
在信息时代的浪潮中,多媒体数据无处不在,它承载着日益庞大的数字化世界,如何有效管理这些数据成为了技术发展中不可回避的课题。数据压缩技术作为解决存储、带宽和传输瓶颈的关键手段,正日益成为多媒体存储领域中的重要支柱。本文深入...
关键词:数据压缩技术 多媒体存储 压缩算法 优化策略 云计算 硬件加速 人工智能 量子计算 
基于CNN的异构FPGA硬件加速器设计
《液晶与显示》2025年第3期448-456,共9页籍浩林 徐伟 朴永杰 吴晓斌 高倓 
钱学森空间技术实验室创新工作站开发基金(No.GZZKFJJ2020003)。
受硬件平台算力以及存储资源的限制,利用嵌入式系统实现节能且高效的卷积神经网络(CNN)仍然是硬件设计人员面临的主要挑战。基于此,本文提出一种使用现场可编程门阵列片上系统(SoC)实现的异构嵌入式系统的完整设计。该设计采用了一种可...
关键词:硬件加速 卷积神经网络 FPGA 异构SoC 
基于Coretx-M3的图像处理SoC设计与实现
《吉林大学学报(信息科学版)》2025年第1期26-33,共8页刘沂军 张鹤龄 梅海霞 王丽杰 
吉林省自然科学基金资助项目(20230101038JC);2023年度吉林省职业教育与成人教育教学改革研究课题基金资助项目(2023ZCY353)。
针对单一的嵌入式处理器很难高效地完成图像处理等巨量计算任务的问题,基于FPGA(Field-Programmable Gate Array)和Coretx-M3处理器内核设计了一套具有图像处理功能的SoC(System on Chip)。硬件设计基于Xilinx公司的Kintex-7 FPGA和Arm...
关键词:现场可编程门阵列 CORTEX-M3处理器 片上系统 硬件加速 
基于ZYNQ的视频流实时去雾系统研究
《长江信息通信》2025年第2期49-52,共4页王毅鹏 雷千龙 侯硕 侯义 
图像去雾算法被广泛的应用于自动驾驶、安防监控、国防军事等重要领域。但在PC端实现去雾算法处理具有体积大和计算慢等缺点,难以满足高实时性的应用场景需求。因此该文提出了改进暗通道先验去雾算法并将其移植到ZYNQ小型化硬件平台上,...
关键词:ZYNQ 改进暗通道先验法 视频流去雾 硬件加速 软硬件协同 
一种地基云图分类算法及硬件加速实现
《电子测量与仪器学报》2025年第2期21-31,共11页冯琳 宋文强 徐伟 
国家重点研发计划政府间/港澳台重点专项(2021YFE0105500);江苏省研究生科研与实践创新计划项目(SJCX24_0470)资助。
地基云的自动观测和识别对分析大气运动趋势和天气预测具有指导意义。针对目前地基云图分类算法准确率不高、在嵌入式终端部署困难的问题,提出了一种基于残差网络结构的地基云图分类网络模型GBcNet及基于ZYNQ的硬件实现架构,PS端用于加...
关键词:图像分类 地基云图 硬件加速 FPGA 残差网络 
一种LZ4压缩算法的FPGA硬件加速设计方法
《信息技术与信息化》2025年第2期187-191,共5页王佳伟 盛庆华 秦宽 陈凯 单铮 黄小芳 
国家级大学生创新创业训练计划支持(202310336045)。
随着信息技术和互联网的快速发展,数据量呈现爆炸式增长,对高效无损压缩算法的需求日益迫切。为解决传统软件压缩算法在存储系统中资源占用过多和压缩速度较慢的问题,提出了一种基于FPGA的LZ4无损压缩算法硬件加速系统。该系统包括UART...
关键词:LZ4 无损压缩算法 XXH32 UART FPGA 
检索报告 对象比较 聚类工具 使用帮助 返回顶部