检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国科学院空间应用工程与技术中心,北京100094 [2]中国科学院大学,北京100190
出 处:《计算机测量与控制》2014年第11期3647-3649,3653,共4页Computer Measurement &Control
基 金:国家重大专项(Y2140102RN)
摘 要:在FPGA电路设计中,信号间常发生跨时钟域的传输,亚稳态问题成为影响系统可靠性的关键因素;目前的测试方法不能满足对亚稳态的测试,如何有效地激发亚稳态及验证亚稳态保护措施的有效性,成为FPGA测试的关键问题;文章详细分析了FPGA中亚稳态产生的根源,基于ATE测试系统,提出了一种有效的多时钟域的测试方法,通过设计输入信号间的时序偏差,激发亚稳态,并验证电路相应的保护措施是否有效;在此基础上,设计了基于ATE的测试系统,调整时钟间隔,成功的激发出亚稳态,并验证了经过两级同步后的电路有效地避免了亚稳态的传播。Signals often transmit across different clock domains in FPGA circuit design,which may result in metastable state when asynchronous inputs have critical timing combinations.Metastable issues become a key factor in digital system design and reliability analysis.Because of no methods can meet the test of metastable,how to effectively stimulate metastable and verify the validity of metastable protection measures is becoming a key issue in FPGA testing.Here,we analyzed the metastable behavior and their relevance to digital systems,and proposed a way to test multiple clock domains based on ATE test system,through the design of the deviation between the input timing signals to stimulate metastable,and verify whether the circuit protection is valid or not.On this basis,designed the ATE test system,changed the clock interval,excited the metastable behavior successfully and verified the synchronized circuits effectively avoid the spread of metastable state.
关 键 词:自动测试设备 现场可编程门阵列 亚稳态 软件测试 多时钟域
分 类 号:TP391.76[自动化与计算机技术—计算机应用技术]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.171