多时钟域

作品数:34被引量:112H指数:7
导出分析报告
相关领域:电子电信自动化与计算机技术更多>>
相关作者:王锦辉杨海波李攀田泽郭蒙更多>>
相关机构:上海交通大学国防科学技术大学华为技术有限公司中国科学院更多>>
相关期刊:《计算机技术与发展》《半导体技术》《计算机工程与应用》《电子工业专用设备》更多>>
相关基金:国家高技术研究发展计划国家自然科学基金广东省自然科学基金广东省教育部产学研结合项目更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
基于合并时钟域的片上时钟描述优化方法
《微电子学与计算机》2024年第7期104-109,共6页刘洁 李锦明 
装发基础研究(514010504-308)。
多时钟域的可测试性设计有两种描述片上时钟(On Chip Clock,OCC)行为的方法:时钟控制定义(Clock Control Definition,CCD)和命名捕获过程(Named Capture Procedure,NCP)。但这两种方法都存在不足:CCD无法定义复杂的时钟方案和捕获方案;...
关键词:多时钟域 可测试性设计 片上时钟 合并时钟域NCP 
基于V93k的多时钟域集成电路测试技术研究被引量:3
《电子产品可靠性与环境试验》2019年第5期59-62,共4页周圣泽 陈勇帆 唐锐 罗宏伟 
随着复杂集成电路的飞速发展,SoC产品成为了整机系统的重要解决方案。由于此类产品的复杂结构、多时钟域特性,对测试方法和测试技术也提出了更高的要求。尽管测试仪器设备及测试手段在近年来也在快速发展,但是仍然不能完全满足此类产品...
关键词:集成电路 多时钟域 共时测试 
多时钟域并行测试控制器的设计被引量:1
《电子技术应用》2016年第9期29-31,35,共4页焦芳 张玥 严韫瑶 严伟 
采用了IEEE1149中TAP控制器的概念与IEEE1500 wrapper的概念相结合,设计出一款基于IEEE1500测试标准同时兼容IEEE1149测试标准的测试控制器,并设计了满足不同时钟域同时并行配置通用寄存器的功能,可以节省多个时钟域串行配置寄存器的时...
关键词:IEEE1500标准 IEEE1149标准 TAP WRAPPER 测试 
基于UltraFlex的多时钟域电路测试方法
《电子与封装》2016年第6期24-27,共4页严华鑫 
介绍了一种在UltraFlex系统上进行多时钟域电路测试的方法,利用了UltraFlex系统自身硬件设计的特点和VBT,解决系统在多时钟电路频率比较高的情况下最小公倍数频率超过测试系统规格的问题。此方法通用,可进行不规则多时钟ASIC的测试,降...
关键词:多时钟域 测试方法 Ultraflex 
基于FPGA时钟网络数据传播问题分析及同步技术研究
《黑龙江科技信息》2016年第3期137-138,共2页王鑫东 王伟涛 
随着FPGA在工业及民用电子产品中越来越多的应用,逻辑复杂度也随之提高。因此对其可靠性、安全性的要求也越来越高。FPGA设计中若存在多个时钟,且时钟之间是异步的,此时就必须考虑数据在异步时钟域间传播时带来的问题,针对不同的设计,...
关键词:FPGA设计 多时钟域 同步 
多模式多时钟域芯片的物理设计方法被引量:2
《中山大学学报(自然科学版)》2015年第3期14-18,25,共6页覃晓莹 郑湘南 王政集 粟涛 
国家自然科学基金资助项目(61471402);广东省部产学研资助项目(2012B091100151)
为了降低测试成本和难度,提高质量和成品率,量产芯片一般包含存储器内建自测试(MBIST)模式和扫描链测试(Scan Chain Test)模式。另一方面,随着芯片集成的功能不断增多,设计时一般会采用多个不同时钟。针对这种情况,本文提出了一种通过...
关键词:多模式 多时钟域 跨时钟路径 物理设计 
基于FPGA的SDRAM乒乓读写操作设计被引量:12
《长春理工大学学报(自然科学版)》2015年第2期67-71,75,共6页杨会建 田成军 杨志娟 廖醒宇 杨阳 
针对视频图像采集系统中需要实时显示的数据存储效率问题,提出了一种基于FPGA的SDRAM乒乓读写操作设计。在研究SDRAM的基本原理和影响性能的主要参数的基础上,利用Verilog语言实现了SDRAM的初始化及自刷新。对SDRAM数据存储设计了一种...
关键词:SDRAM 乒乓操作 FPGA 多时钟域 时序仿真 
基于ATE的FPGA亚稳态的激发与验证被引量:2
《计算机测量与控制》2014年第11期3647-3649,3653,共4页孙黎 张涛 王相阳 
国家重大专项(Y2140102RN)
在FPGA电路设计中,信号间常发生跨时钟域的传输,亚稳态问题成为影响系统可靠性的关键因素;目前的测试方法不能满足对亚稳态的测试,如何有效地激发亚稳态及验证亚稳态保护措施的有效性,成为FPGA测试的关键问题;文章详细分析了FPGA中亚稳...
关键词:自动测试设备 现场可编程门阵列 亚稳态 软件测试 多时钟域 
多时钟域下数据传输的同步探讨
《电子世界》2014年第19期6-9,共4页赵文晗 
本文针对多时钟域下的片上网络在跨时钟域传输数据时所遇到的问题进行分析,并探讨其解决的方法。同时对异步时钟的数据同步的几种主要方法(同步器,握手传输,格雷码传输等)进行仿真验证和功能比较。
关键词:片上网络 多时钟域 数据同步法 
基于IEEE1588的智能变电站多时钟域数据同步技术被引量:13
《武汉大学学报(工学版)》2014年第3期344-349,共6页宁楠 廖晓春 邓其军 陈显烽 
传统对时系统存在占用专用网络、可靠性不足等问题,不能满足智能变电站一体化高精度数据平台的应用要求.首先分析了电力系统对时钟同步的需求以及IEEE 1588协议的同步原理,并提出基于IEEE 1588的智能变电站多时钟域数据同步技术,基于数...
关键词:智能变电站 IEEE1588 同步 多时钟域 
检索报告 对象比较 聚类工具 使用帮助 返回顶部