用于环路校准的延迟锁相环设计  

Design of delay-locked loop for loop calibration

在线阅读下载全文

作  者:陈勖[1] 房丽娜[1] 肖本[2] 

机构地区:[1]深圳信息职业技术学院软件学院,广东深圳518172 [2]广东机电职业技术学院电气学院,广东广州510051

出  处:《深圳信息职业技术学院学报》2015年第1期74-78,共5页Journal of Shenzhen Institute of Information Technology

基  金:深圳市科技计划项目(JCYJ20140418100633642)

摘  要:延迟锁相环能够产生精确的延时而被广泛使用。本文介绍了一种适用于直接调制发射机锁相电路环路校准的延迟锁相环。电路采用TSMC 0.18μm CMOS工艺实现,参考频率为26 MHz。在3.3 V电源电压下的仿真结果显示:延迟锁相环锁定时间为520ns,锁定相位为2π,同时输出8路相位差为45o间隔的时钟。Delay locked loop is widely used because it may generate an accurate delay. This paper introduces a delay locked loop applied to loop calibration for PLL circuit of direct modulation transmitter. The whole circuit used TSMC 0.18μm CMOS technology with a reference frequency of 26 MHz. The power supply is 3.3V. The simulation results show that the circuit has a locking time of about 520ns and a locking phase of 2π. It also can output eight clocks with the same phase interval of 45o.

关 键 词:锁相环 延迟锁相环 鉴相器 压控延迟线 

分 类 号:TN911.8[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象