检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]深圳信息职业技术学院软件学院,广东深圳518172 [2]广东机电职业技术学院电气学院,广东广州510051
出 处:《深圳信息职业技术学院学报》2015年第1期74-78,共5页Journal of Shenzhen Institute of Information Technology
基 金:深圳市科技计划项目(JCYJ20140418100633642)
摘 要:延迟锁相环能够产生精确的延时而被广泛使用。本文介绍了一种适用于直接调制发射机锁相电路环路校准的延迟锁相环。电路采用TSMC 0.18μm CMOS工艺实现,参考频率为26 MHz。在3.3 V电源电压下的仿真结果显示:延迟锁相环锁定时间为520ns,锁定相位为2π,同时输出8路相位差为45o间隔的时钟。Delay locked loop is widely used because it may generate an accurate delay. This paper introduces a delay locked loop applied to loop calibration for PLL circuit of direct modulation transmitter. The whole circuit used TSMC 0.18μm CMOS technology with a reference frequency of 26 MHz. The power supply is 3.3V. The simulation results show that the circuit has a locking time of about 520ns and a locking phase of 2π. It also can output eight clocks with the same phase interval of 45o.
分 类 号:TN911.8[电子电信—通信与信息系统]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.17