检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]西安理工大学,自动化与信息工程学西安710048
出 处:《计算机系统应用》2016年第5期89-93,共5页Computer Systems & Applications
摘 要:基于FPGA实现高清、大容量的视频处理的算法具有一定的复杂性,为了更好的用Verilog HDL描述图像处理算法,采用了一种在Simulink中搭建视频图像处理模型,利用Math Works最新推出的Vision HDL Toolbox进行帧到像素流的转化,然后再对图像的实现边缘检测,最后把该算法自动生成Verilog HDL代码的方法,通过利用Simulink和Model Sim进行联合仿真,验证了这种方法的可行性,即可以快速的生成更加准确HDL代码,提高了用HDL描述图像处理算法的速度.The algorithm based on FPGA to achieve high definition and large capacity video processing has certain complexity. In order to use the Verilog HDL to describe the image processing algorithms better, a set of video image processing model in Simulink is used. Math Works company's latest Vision HDL Toolbox is used in the conversion from frame to pixel stream, and then image edge is detected. Finally, the feasibility of the method of this algorithm automatically generating Verilog HDL is verified by using Simulink and Model Sim co-simulation. That could quickly generate more accurate HDL code, improving the speed of description of the image processing algorithm using HDL.
关 键 词:FPGA SIMULINK VERILOG HDL MODELSIM HDL
分 类 号:TP391.41[自动化与计算机技术—计算机应用技术]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.222