基于标准CMOS工艺的抗辐射带隙基准电路设计  被引量:1

Design Radiation Hardened Bandgap Reference Circuit based on Standard CMOS Technology

在线阅读下载全文

作  者:王鹏[1] 

机构地区:[1]中国电子科技集团公司第四十七研究所,沈阳110032

出  处:《微处理机》2016年第3期13-16,共4页Microprocessors

摘  要:针对标准纳米CMOS工艺下实现的带隙基准电路抗辐射加固性能不高的问题,分析了带隙基准电路中采用的纵向衬底PNP三极管器件由于总剂量辐射效应引起基极漏电流增加、输出电压漂移的原因,探讨了采用栅氧化层隔离发射极的版图优化技术及动态基极漏电流补偿电路设计技术等提高标准CMOS工艺下低压带隙基准电路抗电离总剂量辐射能力的方法。In the standard nanometer CMOS technology,the base leakage current of vertical substrate PNP transistor will increase in bandgap reference circuit after TID irradiation. This will lead to the change of the bandgap reference output voltage. With the design techniques such as gate oxide isolate PNP 's emitter and dynamic base leakage current compensation,the radiation harden capability of bandgap reference circuit will further improve.

关 键 词:总剂量辐射 互补型金属氧化物半导体 带隙基准 三极管 基极漏电流 动态电流补偿 

分 类 号:TN4[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象