检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
作 者:刘广民[1] 张连新[1] 张敏[1] 戴晓静[1] 黄小津[1]
机构地区:[1]中国工程物理研究院机械制造工艺研究所,四川绵阳621900
出 处:《电子设计工程》2017年第10期69-73,共5页Electronic Design Engineering
基 金:国防基础科研计划资助项目(A1520133005);中物院超精密加工技术重点实验室资助项目(ZZ13001)
摘 要:在快刀伺服(FTS,Fast Tool Servo)控制器设计过程中,其中的核心技术单元包括电压反馈、位移反馈以及高频模拟电压信号控制全部基于具有高速数据总线的ADC或DAC实现,如果信号完整性问题处理不好就会对控制器的性能造成不良影响。为了使快刀伺服控制器具备良好的信号完整性,本文基于Hyperlynx仿真软件,对快刀伺服控制器中的核心器件(FPGA、模数转换器ADS1602以及数模转换器DAC9881)和关键信号路径的信号完整性问题进行了详细的分析和仿真研究,得到了量化的信号完整性改善方法和措施,为实际的控制器电路设计提供了有价值的理论依据和指导。In the process of FTS controller design ,The key technologies including Voltage feedback and The displacement feedback and High frequency analog voltage signal control ,all these are realized based on ADC or DAC with High speed data bus . The controller performance Will be affected by the bad if the problems of signal integrity (SI) can't be solved vellwell.In order to achieve nicer SI performance ,the SI problems for the core devices and the key signal path wereanalysed and researched In the simulation methods using software Hyperlynx in this paper. Research results can providedsome valuable references and guidance for The actual circuit design process .
关 键 词:快刀伺服控制器 信号完整性 HYPERLYNX FPGA ADS1602
分 类 号:TN02[电子电信—物理电子学]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.145