基于FPGA的数字频率计的设计  被引量:2

在线阅读下载全文

作  者:许发翔[1] 颜锦[1] 陈孟臻[1] 刘春群[1] 

机构地区:[1]百色学院物电系,广西百色533000

出  处:《电子制作》2014年第23期10-11,共2页Practical Electronics

基  金:广西高等教育教学改革工程项目(2012JGA209)

摘  要:文章设计制作一款新颖实用的数字频率计。以FPGA芯片为核心处理器、以数码管作为显示器件、以74HC573作为显示驱动模块、以74HC138芯片作为作为动态扫描显示译码电路、以HCF40106六施密特反相器作为信号整形电路,以按键作为人机交互界面。设计制作数码驱动电路、显示电路、按键电路与信号整形电路等硬件电路;编程实现计数器、测频控制信号发生器、32位数据锁存器等软件模块。设计实践表明,该数字频率计具有测量既准、又快的优点。

关 键 词:FPGA最小系统 74HC573 VERILOG HDL语言 频率计 

分 类 号:TM935.133[电气工程—电力电子与电力传动]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象