软硬件协同视频编码器中码率控制的实现  

Implementation of High Speed Shared Memory in Rendering Pipeline

在线阅读下载全文

作  者:陈瑞阳 CHEN Ruiyang(Shanghai Zhaoxin Semiconductor Co.,Ltd,Shanghai 201203,China.)

机构地区:[1]上海兆芯集成电路有限公司,上海201203

出  处:《集成电路应用》2019年第8期11-13,共3页Application of IC

基  金:工业和信息化部国家核高基专项基金(2014ZX 01029101)

摘  要:视频编码器中的码率控制模块可以通过调整量化参数QP来控制每一帧的比特数,使编码器输出比特流具有比较平滑的比特率曲线。提出一种软硬件协同视频编码器中的码率控制实现方法,可以应用于大部分具有通用运算单元的视频编码器中。The rate-control module in the video encoder can control the bit size of each frame by adjust the QP value.By using rate-control,the encoded bit stream can get a relatively smooth bitrate curve.This paper suggested a method to realize rate-control in the H a rd wa re/software collaboration system,which could be used in most of the video encoders that has a simple general-purpose operation unit.

关 键 词:集成电路设计 视频编码器 码率控制 HEVC 软硬件协同 

分 类 号:TN402[电子电信—微电子学与固体电子学]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象