FPGA硬件加速的ADMM-LSMR的方法研究  

FPGA Hardware-accelerated ADMM-LSMR Method Research

在线阅读下载全文

作  者:陈瑶 王永强[1] 王远飞[1] 邵然 赵思成[1] Chen Yao;Wang Yongqiang;Wang Yuanfei;Shao Ran;Zhao Sicheng(Harbin Vocational and Technical College,Harbin,China)

机构地区:[1]哈尔滨职业技术学院,黑龙江哈尔滨

出  处:《科学技术创新》2023年第14期97-100,共4页Scientific and Technological Innovation

基  金:哈尔滨职业技术学院校内课题:人工神经元网络硬件实现的研究(HZY2020ZY006)。

摘  要:为了在神经网络训练算法中使用硬件加速,使用ADMM-LSMR方法为基于梯度方法作为梯度下降的替代方法,本文讨论了在FPGA上硬件加速的ADMM-LSMR的方法,并行使用四个LSMR计算单元,训练过程中最消耗资源的部分以并行和流水线方式执行,从而显着提高了速度。To use hardware acceleration in neural network training algorithms, this paper discusses the FPGA hardware-accelerated ADMM-LSMR method as an alternative to gradient descent based on the ADMM-LSMR method. Four LSMR calculation units are used in parallel, and the most resource-consuming part of the training process is executed in parallel and pipelined to significantly improve speed.

关 键 词:人工神经元网络 硬件加速 FPGA ADMM-LSMR 

分 类 号:TN791[电子电信—电路与系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象