基于ADSP21160的高速并行信号处理板设计  

The Design of High-Speed Parallel Signal Processing Board Based on ADSP21160

在线阅读下载全文

作  者:蒙修德[1] 张庆祥[1] 

机构地区:[1]哈尔滨工业大学电子工程技术研究所,黑龙江哈尔滨150001

出  处:《电子工程师》2003年第6期49-51,共3页Electronic Engineer

摘  要:利用 4片ADSP2 116 0处理器设计雷达高速并行信号处理板 ,整板的峰值运算能力达 24 0 0MFLOPS ,板间数据吞吐量达 12 80MBytes/s,基于该信号处理板易于构成完整的高性能并行信号处理系统。运用高速电路设计方法设计电路 ,进行了信号完整性分析和仿真。The paper designed a high-speed parallel signal processing board based on four ADSP21160 processors. This high-speed parallel signal processing board has high peak processing capability of 2 400 MFLOPS, and its board-to-board communication bandwidth is up to 1 280 MBytes/s, the board can be applied to construct an integrated high performance parallel signal processing system. The paper adopted high-speed design techniques to design the PCB (Printed Circuit Board) and undergo signal integrity analysis and simulation.

关 键 词:ADSP21160 高速并行信号处理板 雷达 高速设计 信号完整性 电路板 

分 类 号:TN957.51[电子电信—信号与信息处理]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象