检索规则说明:AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
检 索 范 例 :范例一: (K=图书馆学 OR K=情报学) AND A=范并思 范例二:J=计算机应用与软件 AND (U=C++ OR U=Basic) NOT M=Visual
机构地区:[1]中国科学院上海微系统与信息技术研究所,上海200050
出 处:《微电子学与计算机》2003年第8期151-153,共3页Microelectronics & Computer
摘 要:提出了一种16×16位的高速低功耗流水线乘法器的设计。乘法器结构采用Booth编码和Wallace树,全加器单元是一种新型的准多米诺逻辑,其性能较普通CMOS逻辑全加器有很大改善。使用0.5μmCMOS工艺模型,HSPICE模拟结果表明,在频率为150MHz条件下,电源电压3.0V,其平均功耗为11.74mW,延迟为6.5ns。A High-speed,Low-power pipelined16×16-bit mul-tiplier based on0.5μm CMOS Process is designed using Booth encoder,Wallace tree.A new'quasi-domino logic'structure has been adopted to increase the throughput rate for the full-adder cell.The simulatin shows that the multiplier can work up to150MHz with the average power11.74mW at a supply volt-age3.0V,and the latency is6.5ns.
关 键 词:16×16位高速低功耗流水线乘法器 设计 BOOTH编码 算术逻辑单元 乘法器
分 类 号:TP342.22[自动化与计算机技术—计算机系统结构]
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在载入数据...
正在链接到云南高校图书馆文献保障联盟下载...
云南高校图书馆联盟文献共享服务平台 版权所有©
您的IP:216.73.216.40