10Gbit/s0.18μmCMOS光纤通信用数据判决电路设计  被引量:1

Design of 10 Gbit/s Data Decision Circuit for Optical Fiber Communication Using 0.18 μm CMOS Technology

在线阅读下载全文

作  者:陆竞虞[1] 冯军[1] 

机构地区:[1]东南大学射频与光电集成电路研究所,江苏省南京市210096

出  处:《电子工程师》2004年第3期20-22,共3页Electronic Engineer

摘  要:介绍了采用TSMC公司 0 .18μmCMOS工艺设计速率为 10Gbit/s的数据判决电路 ,分析了数据判决电路的系统结构以及单元电路结构 ,给出了仿真结果。该电路采用 + 1.8V电源供电 ,功耗为 10 2mW ,5 0Ω负载上单端输出摆幅 4 0 0mV。整个芯片面积为 0 .80mm× 1.0 5mm。A 10 Gbit/s data decision integrated circuit(IC) using 0.18 μm CMOS technology is introduced. The system architecture of the circuit and the configuration of the cell block are analyzed, and the simulation results are given at last. Under the supply voltage of +18 V, the power consumption of the total decision IC is 102 mW, the single-ended output signal has constant output voltage swing of 400 mV on 50 Ω load. The chip area is 0.8 mm×1.05 mm.

关 键 词:CMOS 光纤通信 数据判决电路 SCFL 

分 类 号:TN929.11[电子电信—通信与信息系统] TN492[电子电信—信息与通信工程]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象