RS(15,9)编码器IP Core的实现  被引量:1

The IP Core Design of RS(15,9) Encoder

在线阅读下载全文

作  者:董怀玉[1] 余宁梅[1] 高勇[1] 刘高辉[1] 牛兰奇[1] 陈静瑾[1] 

机构地区:[1]西安理工大学自动化与信息工程学院,陕西西安710048

出  处:《西安理工大学学报》2004年第1期82-86,共5页Journal of Xi'an University of Technology

基  金:日本OKI公司资助。

摘  要:RS编码器IP核设计的难点是提高编码电路的编码运算速度。采用基于多项式乘法理论的GF(2m)上4位快速有限域乘法的方法,提高了编码电路中乘法器模块的运算速度,并对传统的编码电路进行优化,从而解决了运算速度慢的问题。使用VerilogHDL语言和Verilog7.0软件,设计了RS(15,9)编码器,通过仿真及软、硬件验证了设计的正确性。The difficulty of RS encoder IP core design is how to improve operation rate of encoding circuit. This paper introduces four bites rapid multiplication based on the multinomial multiplicative theory of Galois to improve the operation rate of multiplication module whereby the problem of slow operation speed is solved. Verilog HDL and software of Verilog7.0,are used to design RS (15,9) encoder.Finally,the design correctness is tested via the simulation results and software and hardware.

关 键 词:RS码 编码器 IP CORE VERILOG HDL 

分 类 号:TN919.31[电子电信—通信与信息系统]

 

参考文献:

正在载入数据...

 

二级参考文献:

正在载入数据...

 

耦合文献:

正在载入数据...

 

引证文献:

正在载入数据...

 

二级引证文献:

正在载入数据...

 

同被引文献:

正在载入数据...

 

相关期刊文献:

正在载入数据...

相关的主题
相关的作者对象
相关的机构对象