董怀玉

作品数:3被引量:8H指数:2
导出分析报告
供职机构:西安理工大学更多>>
发文主题:HDLVERILOG混频器超宽带无线通信系统CMOS更多>>
发文领域:电子电信更多>>
发文期刊:《电子器件》《西安理工大学学报》《固体电子学研究与进展》更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-3
视图:
排序:
用于超宽带无线通信系统的CMOS射频混频器的设计被引量:4
《电子器件》2005年第4期747-750,共4页刘高辉 余宁梅 董怀玉 
基于射频CMOS集成电路技术,设计出用于超宽带无线通信系统的CMOS下变频器。讨论了利用电容电感网络进行窄带电路阻抗匹配和电阻网络进行宽带电路阻抗匹配的思想和方法。调用SMIC的0.25μm射频工艺库在HSPICE仿真平台上对混频器电路进行...
关键词:射频 混频器 UWB 阻抗匹配 
变参数RS编码器IP核的设计与实现被引量:3
《固体电子学研究与进展》2004年第2期186-190,共5页董怀玉 余宁梅 高勇 刘高辉 牛兰奇 陈静瑾 
日本 OKI公司资助项目
设计了一种码长可变、纠错能力可调的 RS编码器。该 RS编码器可对常用的 RS短码进行编码 ,可做成 IP核 ,为用户提供了很大的方便 ;采用基于多项式乘法理论 GF( 2 m)上的 m位快速有限域乘法的方法 ,提高了编码电路的运算速度 ;同时给出...
关键词:RS编码器 IP核 有限域 专用集成电路 FPGA VERILOG HDL 
RS(15,9)编码器IP Core的实现被引量:1
《西安理工大学学报》2004年第1期82-86,共5页董怀玉 余宁梅 高勇 刘高辉 牛兰奇 陈静瑾 
日本OKI公司资助。
RS编码器IP核设计的难点是提高编码电路的编码运算速度。采用基于多项式乘法理论的GF(2m)上4位快速有限域乘法的方法,提高了编码电路中乘法器模块的运算速度,并对传统的编码电路进行优化,从而解决了运算速度慢的问题。使用VerilogHDL语...
关键词:RS码 编码器 IP CORE VERILOG HDL 
检索报告 对象比较 聚类工具 使用帮助 返回顶部