时钟电路

作品数:216被引量:240H指数:7
导出分析报告
相关领域:电子电信自动化与计算机技术更多>>
相关作者:柳平增时龙兴吴建辉张强杨银堂更多>>
相关机构:西安众智惠泽光电科技有限公司国家电网公司西安扩力机电科技有限公司东南大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金安徽省自然科学基金国家教育部博士点基金国家高技术研究发展计划更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 主题=信号x
条 记 录,以下是1-10
视图:
排序:
一种基于 XC7VX690T 和 XC7Z045的数字信号处理及网控模块设计
《移动信息》2022年第10期19-21,共3页周伟 王晓慰 张威 
随着数字信号处理技术的高速发展,人们对数字信号处理及网络控制的需求越来越强烈。文章重点介绍了一种基于 XC7VX690T 和 XC7Z045 的数字信号处理及网控模块设计,着重从电源电路、时钟电路、存储电路以及对外接口电路等多方面实现该模...
关键词:数字信号 网控模块 电源电路 时钟电路 存储电路 
发明与专利
《传感器世界》2021年第8期46-47,共2页
-种CMOS图像传感器像素级ADC电路申请号:202110225179.0【公开号】CN112954240A【公开日】2021.06.11【分类号】H04N5/374;H04N5/3745【申请日】2021.03.01【申请人】哈尔滨工程大学【发明人】刘云涛;李孟窈;蒋忠林;边政【摘要】本发明...
关键词:斜坡发生器 偏置电路 时钟电路 整体电路 CMOS图像传感器 数字编码 像素单元 编码信号 
数字式低频信号发生器硬件设计
《电脑迷》2016年第7期45-,共1页王亚楠 王梦珂 
本文介绍的是利用AT89C51单片机和数模转换器件DAC0832产生所需不同信号的低频信号源,其信号幅度和频率都是可以按要求控制的。文中简要介绍了DAC0832数模转换器的结构原理,AT89C51的基础理论,以及与设计电路有关的各种芯片。1信号发生...
关键词:专用寄存器 硬件设计 单片机系统 定时器/计数器 信号发生器 信号源 发射机 信号波形 DAC 时钟电路 
霍尔传感器在时钟电路中的应用
《电子世界》2011年第11期50-51,共2页张龙娟 
利用霍尔传感器,我设计出了一款时钟电路,而这款时钟电路不单单只是时钟那么简单,通过对它延伸和拓展,它还可以进行测量位移、速度、时间、以及定时和作开关的作用,通过举例对该设计稍加该进后测量布匹长度的例子,进一步让读者明确该时...
关键词:霍尔传感器 计数器 信号处理电路 
波轮式全自动洗衣机故障检修2例
《家电检修技术》2008年第3期39-39,共1页张军 
例1:时钟电路不产生时钟信号 电脑式洗衣机微处理器有时钟信号接口XTAL1和XTAL2,外接时钟电路(振荡电路)为微处理器CPU提供时钟信号,提供CPU完成各种输出操作的计时基准。当时钟电路因故障不产生时钟信号时,BC1和BC2接口为低电...
关键词:波轮式全自动洗衣机 故障检修 时钟信号 时钟电路 信号接口 微处理器 电脑程控器 振荡电路 
内置1K先进先出缓冲器及锁相环路的8位、200MSPS模拟,数字转换器
《电子技术应用》2008年第2期I0004-I0004,共1页
·可选用容量高达1Kbyte的缓冲器,令设计更具灵活性·内置锁相环路,可将输入时钟信号频率提高2、4或8倍,甚至以最高采样率操作,因此不但可以降低时钟电路方面的成本。
关键词:先进先出缓冲器 锁相环路 数字转换器 内置 模拟 时钟电路 电路设计 信号频率 
如何为高性能信号路径挑选放大器、模拟,数字转换器及时钟电路被引量:1
《电子技术应用》2007年第12期I0001-I0007,共7页Mtke Ewer 
新一代的通信及测量系统必须采用最新的高性能处理器及数字信号处理器-才可充分利用最新的信号处理技术,但这样会令系统设计变得更为复杂,加上系统对速度及分辨度的要求越来越高,因此高性能模拟/数字转换器也就应运而生,而且系统...
关键词:模拟/数字转换器 高性能处理器 信号路径 时钟电路 放大器 视频图像处理系统 测量系统 数字信号处理器 
如何为高性能信号路径挑选放大器、模拟/数字转换器及时钟电路
《电子设计应用》2007年第12期I0001-I0007,共7页Mikc Ewer 
新一代的通信及测量系统必须采用最新的高性能处理器及数字信号处理器,才可充分利用最新的信号处理技术,但这样会令系统设计变得更为复杂,加上系统对速度及分辨度的要求越来越高,因此高性能模拟/数字转换器也就应运而生,而且系统...
关键词:模拟/数字转换器 高性能处理器 信号路径 时钟电路 放大器 测量系统 数字信号处理器 信号处理技术 
基于GPS接收机高速电路的信号完整性分析
《导航》2007年第1期25-28,共4页张琦 
本文介绍了高速电路信号完整性问题产生的机理,深入研究高速数字电路设计中的信号完整性问题;分析电路中破坏信号完整性的原因;结合一个实际的GPS接收机高速电路、阐述实现信号完整性的具体方案。
关键词:高速时钟电路 IBIS模型 信号完整性 
高速时钟电路的EMC设计被引量:2
《电子测试(新电子)》2006年第12期29-34,共6页王斌 
能产生射频范围内信号的设备都可能产生电磁干扰(EMI),在高速数字系统中,时钟电路是主要的电磁干扰源,时钟电路的EMC(电磁兼容性)设计好坏直接关系到系统辐射情况和系统的性能。本文讨论了时钟电路中电磁干扰的产生机理和危害,以及降低...
关键词:高速时钟电路 EMC设计 高速数字系统 电磁干扰源 电磁兼容性 信号 射频 
检索报告 对象比较 聚类工具 使用帮助 返回顶部