伪差

作品数:209被引量:301H指数:8
导出分析报告
相关领域:医药卫生更多>>
相关作者:朱樟明丁瑞雪张润曦石春琦李建成更多>>
相关机构:南京邮电大学东南大学复旦大学北京大学更多>>
相关期刊:更多>>
相关基金:国家自然科学基金中国博士后科学基金国家教育部博士点基金深圳市科技计划项目更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=微电子学x
条 记 录,以下是1-5
视图:
排序:
一种应用于HDMI接收端的宽频带锁相环设计
《微电子学》2023年第2期267-271,共5页张豪哲 刘轶 张瑛 周运乐 徐佳钰 
国家自然科学基金面上项目(61971240)。
基于110 nm CMOS工艺设计了一种应用于HDMI接收端电路的宽频带低抖动锁相环。采用一种改进型双环结构电荷泵,在25~250 MHz的宽输入频率范围内实现了快速锁定。通过高相噪性能的伪差分环形振荡器产生了调谐范围为125 MHz~1.25 GHz的时钟...
关键词:锁相环 宽频带 双环电荷泵 伪差分环形振荡器 
一种低压低功耗伪差分环形压控振荡器的设计被引量:4
《微电子学》2022年第1期12-16,21,共6页龙仁伟 冯全源 
国家自然科学基金重大项目资助(62090012);国家自然科学基金重点项目资助(62031016,61831017);四川省重点项目资助(2019YFG0498,2020YFG0282,2020YFG0452,2020YFG0028)。
基于TSMC 28 nm CMOS工艺设计了一个伪差分结构的低压低功耗CMOS环形振荡器。电路包括偏置电路、环形振荡器和输出缓冲器。伪差分环形振荡器有五级延迟单元,延迟单元采用Maneatis对称负载。在Cadence Spectre上进行前仿真。结果表明,VC...
关键词:低压低功耗 伪差分 压控振荡器 对称负载 调谐范围 
一种低电源电压敏感度伪差分环形振荡器被引量:3
《微电子学》2018年第5期642-647,共6页王子谦 杨家琪 刁盛锡 林福江 
国家科技重大专项资助项目(2013ZX02301-004)
基于0.18μm CMOS工艺,提出了一种低电源电压敏感度的环形振荡器电路。分析了电源噪声和衬底噪声的产生与耦合机制,以应对相位噪声的影响。对二级伪差分环形振荡器的电源电压敏感度进行了定量分析。基于分析结果,设计了基于电流源的补...
关键词:环形振荡器 电源噪声抑制 电源电压敏感度 
一种伪差分两级环形振荡器的设计被引量:2
《微电子学》2017年第5期635-638,643,共5页刘筱伟 刘尧 李振涛 郭阳 
国家自然科学基金资助项目(61133007;61402505)
设计了一种伪差分两级环形振荡器,可为锁相环提供8GHz四相位正交时钟。通过分析耦合两级环形振荡线性模型,对四级环形振荡结构进行优化,提出了伪差分两级环形振荡结构。基于单级缓冲器的开环分析,可对振荡器的输出频率进行精准估算,并...
关键词:环形振荡器 伪差分两级环形振荡 相位噪声 
8~25 GHz 1:8高速分频器的设计
《微电子学》2014年第5期670-674,共5页张楠 陆泼 苏浩 石春琦 张润曦 
上海市科技创新行动计划(13511500702);复旦大学专用集成电路与系统国家重点实验室开放课题(10KF013);中国科学院上海微系统所无线传感器网络与通信重点实验室开放课题
采用IBM0.13μm CMOS工艺,在锁相环系统电源电压2.5V的条件下,以三级分频器级联的方式实现了一款8-25GHz 1∶8高速分频器电路。为了获得更高的工作速度和灵敏度,设计中对传统的伪差分结构锁存器进行了拓扑和版图优化,基本的二分频单元...
关键词:CMOS PLL 高速分频器 伪差分结构 
检索报告 对象比较 聚类工具 使用帮助 返回顶部