环路带宽

作品数:65被引量:175H指数:7
导出分析报告
相关领域:电子电信更多>>
相关作者:孙越强舒丽霞汪家轲王令樊晓腾更多>>
相关机构:电子科技大学华为技术有限公司高通股份有限公司中国电子科技集团第五十四研究所更多>>
相关期刊:更多>>
相关基金:国家自然科学基金黑龙江省自然科学基金湖南省教育厅科研基金广西无线宽带通信与信号处理重点实验室主任基金更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 期刊=微电子学x
条 记 录,以下是1-2
视图:
排序:
一种环路带宽自适应调整的时钟数据恢复电路被引量:2
《微电子学》2022年第4期656-662,共7页常承 韦保林 韦雪明 侯伶俐 徐卫林 
国家自然科学基金地区基金资助项目(62164003,61861009);广西无线宽带通信与信号处理重点实验室主任基金资助项目(GXKL06190110,GXKL06200131,GXKL06200105)。
针对SONTE OC-192、PCIE3.0、USB3.2等协议在串行时钟数据恢复时对抖动容限、环路稳定时间的要求,提出了一种环路带宽自适应调整、半速率相位插值的时钟数据恢复电路(CDR)。设计了自适应控制电路,能适时动态调整环路带宽,实现串行信号...
关键词:时钟数据恢复 自适应 相位插值 
一种低功耗时钟源IP的设计被引量:1
《微电子学》2018年第1期62-65,70,共5页张吉利 王子谦 黄森 刁盛锡 林福江 
国家科技重大专项资助项目(2013ZX02301-004)
基于SMIC 40nm CMOS工艺,采用锁相环(PLL)设计了一种低功耗时钟源IP。提出的环路参数校准技术保证PLL在整个输出频率范围内稳定。采用电容倍乘技术减小环路滤波器占用的面积。采用可编程输出分频器拓宽了输出频率范围。后仿结果显示,该...
关键词:时钟源 锁相环 环路参数校准 电容倍乘 环路带宽 
检索报告 对象比较 聚类工具 使用帮助 返回顶部