处理器阵列

作品数:34被引量:25H指数:3
导出分析报告
相关领域:自动化与计算机技术更多>>
相关作者:武继刚钱俊彦姜桂圆周志德雷咏梅更多>>
相关机构:天津工业大学桂林电子科技大学天津大学广西师范大学更多>>
相关期刊:《计算机学报》《光学学报》《高技术通讯》《西安电子科技大学学报》更多>>
相关基金:国家自然科学基金广西壮族自治区自然科学基金国家高技术研究发展计划广东省自然科学基金更多>>
-

检索结果分析

结果分析中...
选择条件:
  • 作者=武继刚x
条 记 录,以下是1-4
视图:
排序:
容错处理器阵列的多逻辑列并行重构算法被引量:1
《计算机工程与科学》2018年第1期24-33,共10页章子凯 武继刚 姜文超 刘竹松 
国家自然科学基金(61572144;61672171);广东省科技计划应用专项基金(2015B010129014);广东省自然科学基金(2016A030313703)
处理器阵列的容错重构技术是片上网络多核、众核高性能体系结构的可靠性技术之一。现有的最大逻辑阵列并行重构技术仅对单条逻辑列的构造实现了并行化,而对多条逻辑列的同步并行仍未见可行算法。依据处理器阵列的潜在并行性,在分治策略...
关键词:处理器阵列 重构 容错 并行算法 
环网处理器阵列的容错重构技术
《计算机工程与科学》2015年第8期1423-1429,共7页祝龙婷 武继刚 姜桂圆 王超 
国家自然科学基金资助项目(61173032);国家自然科学基金天元青年基金资助项目(11326211)
高效的容错技术对于提高多处理器系统的可靠性至关重要。环网(Torus)是连接多处理器阵列的重要网络结构,而环网处理器阵列上的容错重构技术目前尚属空白。针对环网阵列的特殊连接方式,将环网阵列重构问题转化为矛盾图上求解最大独立集...
关键词:环网处理器阵列 重构算法 容错技术 矛盾图 
容错处理器阵列的并行重构及VHDL实现被引量:1
《小型微型计算机系统》2015年第2期375-380,共6页周美婷 武继刚 姜桂圆 
国家自然科学基金项目(61173032;61070136)资助
网格连接的处理器阵列是一种应用广泛的高性能体系结构,而容错处理器阵列的重构技术是近年来的研究热点之一.现有的研究多数集中在串行重构算法上,忽视了该结构重构时内在的可并行性.本文根据阵列结构的特点设计了一种基于VHDL语言的重...
关键词:处理器阵列 重构 容错 并行算法 VHDL 
可重构处理器阵列的容错上界被引量:2
《武汉大学学报(理学版)》2011年第6期483-488,共6页徐雄 沈宇泽 孙学梅 武继刚 
国家自然基金资助项目(60970016)
基于一定约束条件下的多处理器阵列重构问题是一个热点问题,并已被证明具有NP难度.对于可重构处理器阵列容错上界(最大可用处理器阵列的大小)问题的求解,由于其理论上的难解性,多年来未取得突破性的进展.对此本文提出了一种新的求解算...
关键词:多处理器阵列 逻辑列 重构算法 容错上界 
检索报告 对象比较 聚类工具 使用帮助 返回顶部