处理器阵列

作品数:34被引量:25H指数:3
导出分析报告
相关领域:自动化与计算机技术更多>>
相关作者:武继刚钱俊彦姜桂圆周志德雷咏梅更多>>
相关机构:天津工业大学桂林电子科技大学天津大学广西师范大学更多>>
相关期刊:《计算机学报》《光学学报》《高技术通讯》《西安电子科技大学学报》更多>>
相关基金:国家自然科学基金广西壮族自治区自然科学基金国家高技术研究发展计划广东省自然科学基金更多>>
-

检索结果分析

结果分析中...
条 记 录,以下是1-10
视图:
排序:
基于网络流的高效VLSI子阵列重构被引量:1
《桂林电子科技大学学报》2019年第6期466-470,共5页黄弼胜 钱俊彦 
国家自然科学基金(61562015);广西自然科学基金(2018GXNSFDA138003);桂林电子科技大学研究生教育创新计划(2017YJCX51)。
为了提高构造高性能目标阵列的求解速度,提出一种基于网络流思想的改进型高效算法。该算法采用一种带有数据结构的高效网络模型来减少模型的结点规模。在新的模型基础上,该算法可以在一次迭代中同时找出多条最短路径,减少运行时间,从而...
关键词:重构 网络流 算法 处理器阵列 容错 
史上最大芯片
《办公自动化》2019年第18期14-15,45,共3页
初创公司Cerebras将在Hot Chips上展出号称是'世界上最大'的半导体器件——一个16nm工艺、晶圆大小的处理器阵列Cerebras Wafer Scale Engine,旨在取代英伟达(Nvidia)GPU在训练神经网络方面的主导地位;但同时,网友从多方面对这块'史上...
关键词:GPU 处理器阵列 半导体器件 神经网络 
一种基于高性能计算的多DSP处理器阵列设计
《今日电子》2018年第6期47-49,52,共4页李才发 侯森 
一、引言 高性能计算(HPC)指使用很多处理器(作为单个机器的一部分)或者某一集群中组织的几台计算机(作为单个计算资源操作)的计算系统和环境。在过去的十几年里高性能计算取得了迅猛的发展,但困扰其发展的一些关键技术并没得到...
关键词:高性能计算系统 阵列设计 DSP处理器 计算机体系结构 应用驱动 计算资源 多处理器 峰值速度 
紧耦合处理器阵列重构的整数规划模型被引量:1
《桂林电子科技大学学报》2018年第1期61-64,共4页肖汉鹏 钱俊彦 
国家自然科学基金(61562015);广西自然科学基金(2015GXNSFDA139038);桂林电子科技大学研究生创新计划(2016YJCX12)
为了降低可容错处理器阵列重构后的子阵列能耗开销,提出一种基于整数规划的模型来减少阵列的链接长度。该方法首先将处理器阵列中的处理器单元表示为一系列布尔变量,进而将相应逻辑列的链接长度表示为变量的函数。因此,构造链接长度最...
关键词:重构 整数规划 超大规模集成处理器阵列 容错 
容错处理器阵列的多逻辑列并行重构算法被引量:1
《计算机工程与科学》2018年第1期24-33,共10页章子凯 武继刚 姜文超 刘竹松 
国家自然科学基金(61572144;61672171);广东省科技计划应用专项基金(2015B010129014);广东省自然科学基金(2016A030313703)
处理器阵列的容错重构技术是片上网络多核、众核高性能体系结构的可靠性技术之一。现有的最大逻辑阵列并行重构技术仅对单条逻辑列的构造实现了并行化,而对多条逻辑列的同步并行仍未见可行算法。依据处理器阵列的潜在并行性,在分治策略...
关键词:处理器阵列 重构 容错 并行算法 
基于整数规划的最大目标阵列重构算法被引量:1
《桂林电子科技大学学报》2017年第6期458-462,共5页王意萍 钱俊彦 
国家自然科学基金(61562015);广西自然科学基金(2015GXNSFDA139038);桂林电子科技大学研究生教育创新计划(2016YJCX12)
为了求解得到最大规模的目标处理器阵列,提出了一种基于整数规划的阵列重构算法。该算法将阵列中的无故障可用单元转化为整数规划问题中的变量,把处理器网状结构的约束指定为变量的等式或不等式,从而将求解最大规模目标阵列的问题转化...
关键词:处理器阵列 重构 整数规划 算法 可靠性 
容错处理器阵列的重构抽象模型被引量:1
《桂林电子科技大学学报》2017年第1期36-39,共4页白章顺 钱俊彦 
国家自然科学基金(61562015);广西自然科学基金(2015GXNSFDA139038);桂林电子科技大学研究生教育创新计划(YJCXS201537)
为了加速容错处理器阵列的降阶重构过程,提出一种基于抽象技术的可重构处理器阵列抽象模型。通过抽象算法从处理器阵列中提取部分物理行,并在物理行之间添加表示通信关系的带权边,从而构成一个抽象阵列。仿真实验结果表明,在低故障率下...
关键词:超大规模集成处理器阵列 降阶重构 容错 抽象技术 
高性能阵列重构的SAT描述模型被引量:1
《桂林电子科技大学学报》2017年第1期40-43,共4页胡佳 钱俊彦 周志德 
国家自然科学基金(61562015);广西自然科学基金(2015GXNSFDA139038);桂林电子科技大学研究生教育创新计划(YJCXS201537)
为了降低容错处理器阵列的能耗开销,提出一种基于可满足性(SAT)的高性能阵列的可满足性模型。该方法通过结合可满足性的思想,将含故障单元的处理器阵列重构问题转换为关于逻辑列的组合优化问题,并使用布尔逻辑表达式将逻辑列的组合优化...
关键词:重构 可满足性 超大规模集成处理器阵列 容错 
环网处理器阵列的容错重构技术
《计算机工程与科学》2015年第8期1423-1429,共7页祝龙婷 武继刚 姜桂圆 王超 
国家自然科学基金资助项目(61173032);国家自然科学基金天元青年基金资助项目(11326211)
高效的容错技术对于提高多处理器系统的可靠性至关重要。环网(Torus)是连接多处理器阵列的重要网络结构,而环网处理器阵列上的容错重构技术目前尚属空白。针对环网阵列的特殊连接方式,将环网阵列重构问题转化为矛盾图上求解最大独立集...
关键词:环网处理器阵列 重构算法 容错技术 矛盾图 
灵活列选路模式下构造紧致逻辑阵列的高效算法
《小型微型计算机系统》2015年第2期360-364,共5页贺佩兰 姜桂圆 
国家自然科学基金项目(61070136;61173032)资助
当前成百上千的处理器可以集成到同一个芯片上,而高密度处理器阵列在高速并行处理的时候经常发生故障.一种有效的解决方法是构造一个不包含故障单元的逻辑阵列,使得原始任务能够继续执行.我们研究在灵活列选路模式下构造逻辑阵列的高效...
关键词:处理器阵列 容错重构 紧致逻辑阵列 互连网络 
检索报告 对象比较 聚类工具 使用帮助 返回顶部