李莺

作品数:3被引量:1H指数:1
导出分析报告
供职机构:中国科学院微电子研究所更多>>
发文主题:操作数乘法器乘法减法器电路实现更多>>
发文领域:自动化与计算机技术电子电信更多>>
发文期刊:《电子科技大学学报》《微电子学与计算机》更多>>
所获基金:国家高技术研究发展计划更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-3
视图:
排序:
高性能可重构DSP处理器的数据通路设计被引量:1
《电子科技大学学报》2005年第2期194-197,共4页韩亮 李莺 张馨 陈杰 
介绍了高性能定点可重构DSP处理器的数据通路设计。该数据通路以功能强大的16位定点计算单元为基础,搭建起高速16位数据处理平台;并能以单指令流多数据流的方式灵活支持多维向量运算;通过重构的方法有效地支持了32位数据处理。
关键词:数字信号处理 数据通路 可重构 单指令流多数据流 并行处理 
高性能16位定点DSP的Datapath设计及FPGA验证
《微电子学与计算机》2004年第5期142-145,149,共5页张馨 陈杰 李莺 黎宝峰 
国家863重点项目(2002AA1Z1130)
随着数字化产品的不断普及,以高速、实时为特点的数字信号处理器(DigitalSignalProcessors,DSPs)越来越多地应用到国防和消费等各个领域。文章介绍了一款嵌入式高性能16位定点DSPs的Datapath(数据通路)设计,以Datapath中各功能单元为线...
关键词:DSP 计算单元 Datapath FPGA 
基于重构技术的并行乘法累加器结构
《微电子学与计算机》2004年第3期109-112,共4页李莺 陈杰 
实时信号处理系统要求数字信号处理器具有更高的速度和更低的功耗。文章提出的新型乘法累加器,具有在不同模式下分别处理16位与32位数据,或16位与32位数据混合运算能力。本运算结构采用由三个16位乘法器重构一个32位运算单元,可调用其...
关键词:并行乘法累加器 重构技术 数字信号处理器 数据处理 分割算法 
检索报告 对象比较 聚类工具 使用帮助 返回顶部