于薇

作品数:1被引量:3H指数:1
导出分析报告
供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
发文主题:FPGA芯片边界扫描电路板级测试现场可编程门阵列时钟偏差更多>>
发文领域:自动化与计算机技术更多>>
发文期刊:《计算机工程》更多>>
所获基金:上海-AM基金国家高技术研究发展计划更多>>
-

检索结果分析

署名顺序

  • 全部
  • 第一作者
结果分析中...
条 记 录,以下是1-1
视图:
排序:
FPGA芯片中边界扫描电路的设计实现被引量:3
《计算机工程》2007年第13期251-254,共4页于薇 来金梅 孙承绶 童家榕 
上海AM基金资助项目(0406);国家"863"基金资助项目"FPGA专项"(2005AA1Z12305-2)
应用在FPGA芯片中的边界扫描电路侧重于电路板级测试,兼顾芯片功能测试,同时提供JTAG下载方式。FPGA芯片的规模越来越大,引脚数目越来越多,边界扫描单元也随之相应增加。在此情况下,边界扫描电路设计时为了避免移入错误数据,对时钟偏差...
关键词:边界扫描 现场可编程门阵列 时钟偏差 板级测试 
检索报告 对象比较 聚类工具 使用帮助 返回顶部